首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> verilog-xl

D觸發(fā)器Verilog描述

  •   //基本D觸發(fā)器  module D_EF(Q,D,CLK)  input D,CLK;  output Q;  reg Q; //在always語(yǔ)句中被賦值的信號(hào)要聲明為reg類型 寄存器定義  always @ (posedge CLK) //上升沿,下降沿用negedge表示,^_^ 需要記憶  begin Q <= D; end  endm
  • 關(guān)鍵字: D觸發(fā)器  Verilog  

數(shù)字電路設(shè)計(jì)入門之?dāng)?shù)字設(shè)計(jì)的任務(wù)和兩項(xiàng)基本功

  •   這次我們講一講如何入門學(xué)習(xí)硬件描述語(yǔ)言和數(shù)字邏輯電路;學(xué)習(xí)數(shù)字邏輯電路,我推薦的一本書就是--《數(shù)字設(shè)計(jì)-原理與實(shí)踐》,其他的深入點(diǎn)可以看看《完整數(shù)字設(shè)計(jì)》;而對(duì)于硬件描述語(yǔ)言呢?有兩個(gè)原則,一個(gè)是買書的原則,一個(gè)是看書的原則。首先,你必須買兩類書,一類是語(yǔ)法書,平常使用的時(shí)候可以查一查某些語(yǔ)法;一類是,對(duì)語(yǔ)言的使用的講解和使用的方法(如何書寫RTL,如何設(shè)計(jì)電路,如何調(diào)試代碼,使用仿真器等);我用過一年的VHDL和兩年的Verilog;作為過來人,我想介紹一些比較好的書給入門者,避免大家走彎路。
  • 關(guān)鍵字: VHDL  Verilog  

數(shù)字電路設(shè)計(jì)入門之?dāng)?shù)字設(shè)計(jì)的任務(wù)和兩項(xiàng)基本功

  •   這次我們講一講如何入門學(xué)習(xí)硬件描述語(yǔ)言和數(shù)字邏輯電路;學(xué)習(xí)數(shù)字邏輯電路,我推薦的一本書就是--《數(shù)字設(shè)計(jì)-原理與實(shí)踐》,其他的深入點(diǎn)可以看看《完整數(shù)字設(shè)計(jì)》;而對(duì)于硬件描述語(yǔ)言呢?有兩個(gè)原則,一個(gè)是買書的原則,一個(gè)是看書的原則。首先,你必須買兩類書,一類是語(yǔ)法書,平常使用的時(shí)候可以查一查某些語(yǔ)法;一類是,對(duì)語(yǔ)言的使用的講解和使用的方法(如何書寫RTL,如何設(shè)計(jì)電路,如何調(diào)試代碼,使用仿真器等);我用過一年的VHDL和兩年的Verilog;作為過來人,我想介紹一些比較好的書給入門者,避免大家走彎路。
  • 關(guān)鍵字: Verilog  RTL  

新一代IC設(shè)計(jì)聚焦改善混合信號(hào)驗(yàn)證技術(shù)

  •   IC設(shè)計(jì)業(yè)界目前正研究如何統(tǒng)合Verilog-AMS與IEEE 1800標(biāo)準(zhǔn)的SystemVerilog,或?qū)肽M混合信號(hào)(AMS)成為新的SystemVerilog-AMS標(biāo)準(zhǔn)。   目前四大驗(yàn)證語(yǔ)言標(biāo)準(zhǔn)有Verilog-A與Verilog-AMS、VHDL-AMS、SystemC-AMS、SystemVerilog-AMS。其中以SystemVerilog-AMS為最新標(biāo)準(zhǔn),但仍需數(shù)年研究才能供業(yè)界使用。   根據(jù)智財(cái)標(biāo)準(zhǔn)設(shè)立組織Accellera官網(wǎng),許多研究正如火如荼進(jìn)行,聚焦新功能與產(chǎn)
  • 關(guān)鍵字: IC設(shè)計(jì)  Verilog  

不同的verilog代碼風(fēng)格看RTL視圖之三

  •   我們來做一個(gè)4選一的Mux的實(shí)驗(yàn),首先是利用if…else語(yǔ)句來做,如下。   (由輸入xsel來選擇輸出的路數(shù)xin0,xin1,xin2,xin3其一,輸出yout)   Ex3:   input clk;   input xin0,xin1,xin2,xin3;   input[1:0] xsel;   output yout;   reg youtr;   always @ (posedge clk)   if(xsel == 2'b00) youtr <
  • 關(guān)鍵字: verilog  RTL  

不同的verilog代碼風(fēng)格看RTL視圖之二

  •   這次要說明的一個(gè)問題是我在做一個(gè)480*320液晶驅(qū)動(dòng)的過程中遇到的,先看一個(gè)簡(jiǎn)單的對(duì)比,然后再討論不遲。   這個(gè)程序是在我的液晶驅(qū)動(dòng)設(shè)計(jì)中提取出來的。假設(shè)是x_cnt不斷的增加,8bit的x_cnt加一個(gè)周期回到0后,y_cnt加1,如此循環(huán),本意是要讓下面的dout信號(hào)只有在x_cnt>=5 & y_cnt=0或者x_cnt<= 4,y_cnt=1這個(gè)區(qū)間內(nèi)為1,其它時(shí)刻內(nèi)為0。一般而言會(huì)有如下兩種描述,前者是時(shí)序邏輯,后者是組合邏輯。當(dāng)然除了下面兩種編碼風(fēng)格外,還可以有很
  • 關(guān)鍵字: verilog  RTL  

零基礎(chǔ)學(xué)FPGA(十)初入江湖之i2c通信

  •   相信學(xué)過單片機(jī)的同學(xué)對(duì)I2C總線都不陌生吧,今天我們來學(xué)習(xí)怎么用verilog語(yǔ)言來實(shí)現(xiàn)它,并在FPGA學(xué)習(xí)版上顯示。   i2c總線在近年來微電子通信控制領(lǐng)域廣泛采用的一種新型的總線標(biāo)準(zhǔn),他是同步通信的一種特殊方式,具有接口少,控制簡(jiǎn)單,器件封裝形式小,通信速率高等優(yōu)點(diǎn)。在主從通信中,可以有多個(gè)i2c總線器件同時(shí)接到i2c總線上,所有與i2c兼容的器件都有標(biāo)準(zhǔn)的接口,通過地址來識(shí)別通信對(duì)象,使他們可以經(jīng)由i2c總線互相直接通信。   i2c總線由兩條線控制,一條時(shí)鐘線SCL,一條數(shù)據(jù)線SDA,這
  • 關(guān)鍵字: FPGA  i2c  verilog  

【從零開始走進(jìn)FPGA】路在何方——Verilog快速入門

  •   一、關(guān)于HDL   1. HDL簡(jiǎn)介   HDL : Hardware Discription Language 硬件描述語(yǔ)言,即描述FPGA/CPLD內(nèi)部邏輯門的工作狀態(tài),來實(shí)現(xiàn)一定電路。   隨著EDA技術(shù)的發(fā)展,使用硬件語(yǔ)言設(shè)計(jì)PLD/FPGA成為一種趨勢(shì)。目前硬件描述語(yǔ)言有VHDL、Verilog、Superlog、System C、Cynlib C++、C Level等。 各種語(yǔ)言有各種優(yōu)勢(shì),根據(jù)業(yè)界應(yīng)用而定。   2. VHDL和Verilog區(qū)別   在業(yè)界,VHDL和Veri
  • 關(guān)鍵字: FPGA  Verilog  

不同的verilog代碼風(fēng)格看RTL視圖之一

  •   剛開始玩CPLD/FPGA開發(fā)板的時(shí)候使用的一塊基于EPM240T100的板子,alter的這塊芯片雖說功耗小體積小,但是資源還是很小的,你寫點(diǎn)稍微復(fù)雜的程序,如果不注意coding style,很容易就溢出了。當(dāng)時(shí)做一個(gè)三位數(shù)的解碼基本就讓我苦死了,對(duì)coding style的重要性也算是有一個(gè)比較深刻的認(rèn)識(shí)了。   后來因?yàn)橐恢痹谕鎥ilinx的spartan3 xc3s400,這塊芯片資源相當(dāng)豐富,甚至于我在它里面緩存了一幀640*480*3/8BYTE的數(shù)據(jù)都沒有問題(VGA顯示用)。而最近
  • 關(guān)鍵字: FPGA  verilog  RTL  

解讀verilog代碼的一點(diǎn)經(jīng)驗(yàn)

  •   學(xué)習(xí)FPGA其實(shí)也不算久,開始的時(shí)候參考別人的代碼并不多,大多是自己寫的,那時(shí)候做時(shí)序邏輯多一些。參加了中嵌的培訓(xùn)班,一個(gè)多月的時(shí)間在熟悉ISE軟件的使用以及verilog語(yǔ)法方面下了苦功,也參考了不少書,算是為自己打下了比較好的基礎(chǔ)。因?yàn)槟菚r(shí)候培訓(xùn)的方向是軟件無線電方面的,所以做了很多有關(guān)的模塊程序,之前的日志里也發(fā)表了很多,關(guān)鍵是一個(gè)興趣,感覺仿真后看到自己的一個(gè)個(gè)算法思想得到實(shí)現(xiàn)真有成就感。后來停了一段時(shí)間,因?yàn)閷?shí)在沒有比較有意思的活干了。   直到前段時(shí)間開始使用SP306的開發(fā)板,然后會(huì)參
  • 關(guān)鍵字: FPGA  verilog  

基于CMOS或CCD圖像傳感器的經(jīng)典設(shè)計(jì)及技術(shù)文獻(xiàn)匯總

  •   圖像傳感器,或稱感光元件,是一種將光學(xué)圖像轉(zhuǎn)換成電子信號(hào)的設(shè)備,它被廣泛地應(yīng)用在數(shù)碼相機(jī)和其他電子光學(xué)設(shè)備中。早期的圖像傳感器采用模擬信號(hào),如攝像管(video camera tube)。如今,圖像傳感器主要分為感光耦合元件(charge-coupled device, CCD)和互補(bǔ)式金屬氧化物半導(dǎo)體有源像素傳感器(CMOS Active pixel sensor)兩種。本文介紹基于CMOS或CCD兩種圖像傳感器的應(yīng)用及技術(shù)文獻(xiàn),供大家參考。   基于USB傳輸及CMOS圖像傳感器的指紋識(shí)別儀的實(shí)
  • 關(guān)鍵字: Verilog HDL  QuartusⅡ  VHDL  

零基礎(chǔ)學(xué)FPGA(八)手把手解析時(shí)序邏輯乘法器代碼

  •   上次看了一下關(guān)于乘法器的Verilog代碼,有幾個(gè)地方一直很迷惑,相信很多初學(xué)者看這段代碼一定跟我當(dāng)初一樣,看得一頭霧水,在網(wǎng)上也有一些網(wǎng)友提問,說這段代碼不好理解,今天小墨同學(xué)就和大家一起來看一下這段代碼,我會(huì)親自在草稿紙上演算,盡量把過程寫的詳細(xì)些,讓更多的人了解乘法器的設(shè)計(jì)思路。   下面是一段16位乘法器的代碼,大家可以先瀏覽一下,之后我再做詳細(xì)解釋   module mux16(   clk,rst_n,   start,ain,bin,yout,done   );   inpu
  • 關(guān)鍵字: FPGA  Verilog  時(shí)序邏輯  

【從零開始走進(jìn)FPGA】前言:哪些人適合做FPGA開發(fā)?

  •   “FPGA目前非?;?,各個(gè)高校也開了FPGA的課程,但是FPGA并不是每個(gè)人都適合,F(xiàn)PGA講究的是一個(gè)入道,入什么道,入電子設(shè)計(jì)的道,就是說,這個(gè)過程,你得從電子設(shè)計(jì)開始,然后再學(xué)FPGA,而不是先從VHDL/Verilog開始,直接跳過數(shù)電模電。這一點(diǎn)非常重要,這涉及到你以后的發(fā)展高度的問題。我是過來人,我深刻體會(huì)到FPGA與數(shù)電模電的基礎(chǔ)的深層次聯(lián)系。對(duì)于本科生而言,你可以把FPGA當(dāng)作業(yè)余興趣,但不要把它當(dāng)成今后的飯碗,你可以保持這個(gè)興趣直到研究生讀完。從我招聘的情況來看,做FPG
  • 關(guān)鍵字: FPGA  Verilog  SRAM  

基于VerilogHDL的FIR數(shù)字濾波器設(shè)計(jì)與仿真

  •   引言   數(shù)字濾波器是語(yǔ)音與圖像處理、模式識(shí)別、雷達(dá)信號(hào)處理、頻譜分析等應(yīng)用中的一種基本的處理部件, 它能滿足波器對(duì)幅度和相位特性的嚴(yán)格要求, 避免模擬濾波器所無法克服的電壓漂移、溫度漂移和噪聲等問題。有限沖激響應(yīng)(FIR)濾波器能在設(shè)計(jì)任意幅頻特性的同時(shí)保證嚴(yán)格的線性相位特性。   1 FIR 數(shù)字濾波器   FIR 濾波器用當(dāng)前和過去輸入樣值的加權(quán)和來形成它的輸出, 如下所示的前饋差分方程所描述的。        FIR 濾波器又稱為移動(dòng)均值濾波器, 因?yàn)槿魏螘r(shí)間點(diǎn)的輸出
  • 關(guān)鍵字: Verilog  數(shù)字濾波器  

基于VerilogHDL的FIR數(shù)字濾波器設(shè)計(jì)與仿真

  •   引言   數(shù)字濾波器是語(yǔ)音與圖像處理、模式識(shí)別、雷達(dá)信號(hào)處理、頻譜分析等應(yīng)用中的一種基本的處理部件, 它能滿足波器對(duì)幅度和相位特性的嚴(yán)格要求, 避免模擬濾波器所無法克服的電壓漂移、溫度漂移和噪聲等問題。有限沖激響應(yīng)(FIR)濾波器能在設(shè)計(jì)任意幅頻特性的同時(shí)保證嚴(yán)格的線性相位特性。   1 FIR 數(shù)字濾波器   FIR 濾波器用當(dāng)前和過去輸入樣值的加權(quán)和來形成它的輸出, 如下所示的前饋差分方程所描述的。        FIR 濾波器又稱為移動(dòng)均值濾波器, 因?yàn)槿魏螘r(shí)間點(diǎn)的輸出
  • 關(guān)鍵字: Verilog  FIR  數(shù)字濾波器  
共181條 6/13 |‹ « 4 5 6 7 8 9 10 11 12 13 »

verilog-xl介紹

您好,目前還沒有人創(chuàng)建詞條verilog-xl!
歡迎您創(chuàng)建該詞條,闡述對(duì)verilog-xl的理解,并與今后在此搜索verilog-xl的朋友們分享。    創(chuàng)建詞條

熱門主題

Verilog-XL    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473