本文為實現(xiàn)高速數(shù)據的實時遠程傳輸處理,提出了采用FPGA直接控制DM9000A進行以太網數(shù)據收發(fā)的設計思路,實現(xiàn)了一種低成本、低功耗和高速率的網絡傳輸功能,最高傳輸速率可達100Mbps。 DM9000A簡介
關鍵字:
Verilog 9000A FPGA 9000
摘要:通用異步收發(fā)器UART常用于微機和外設之間的數(shù)據交換,針對UART的特點,提出了一種基于Ver4log HDL的UART設計方法。采用自頂向下的設計路線,結合狀態(tài)機的描述形式,使用硬件描述語言設計UART的頂層模塊及各個子
關鍵字:
Verilog UART HDL 模塊設計
好用的Verilog串口UART程序,========================================================================== //----------------------------------------------------- // Design Name : uart // File Name : uart.v // Function : S
關鍵字:
程序 UART 串口 Verilog
怎樣實現(xiàn)Verilog模擬PS2協(xié)議,PS2協(xié)議讀鍵盤值相當簡單嘛,比模擬SPI、I2C簡單多了...下面介紹一下具體過程.1.明確接線關系,只需接4根線,VCC要+5V,3.3我測試過不能用,時鐘和數(shù)據線要用bidir雙向口線,F(xiàn)PGA可以不用外接上拉電阻。另外,USB鍵盤
關鍵字:
PS2 協(xié)議 模擬 Verilog 實現(xiàn) 怎樣
之前探討過PS/2鍵盤編解碼以及數(shù)據傳輸協(xié)議,這次自己動手實現(xiàn)了利用FPGA接收鍵盤編碼,然后通過串口傳輸?shù)絇C。做的比較簡單,只是通過FPGA把大寫字母A-Z轉換成相應的ASCII碼,只要字母按鍵被按下,就能在串口調試助
關鍵字:
程序 解碼 鍵盤 PS2 verilog
基于Verilog的順序狀態(tài)邏輯FSM的設計與仿真, 硬件描述語言Verilog為數(shù)字系統(tǒng)設計人員提供了一種在廣泛抽象層次上描述數(shù)字系統(tǒng)的方式,同時,為計算機輔助設計工具在工程設計中的應用提供了方法。該語言支持早期的行為結構設計的概念,以及其后層次化結構設計的
關鍵字:
FSM 設計 仿真 邏輯 狀態(tài) Verilog 順序 基于
介紹了H.264的量化算法,并用Modelsim進行了仿真,結果與理論完全一致。分析了在FPGA開發(fā)板上的資源的消耗。由此可知,完全可以用FPGA實現(xiàn)H.264的量化。
關鍵字:
Verilog 264 AVC
基于FPGA和DDS的信號源設計,1 引言 直接數(shù)字頻率合成DDS(Direct Digital Synthesizer)是基于奈奎斯特抽樣定理理論和現(xiàn)代器件生產技術發(fā)展的一種新的頻率合成技術。與第二代基于鎖相環(huán)頻率合成技術相比,DDS具有頻率切換時間短、頻率分辨率
關鍵字:
設計 信號源 DDS FPGA 基于 FPGA,DDS,Verilog HDL
作為一個負責FPGA 企業(yè)市場營銷團隊工作的人,我不得不說,由于在工藝技術方面的顯著成就以及硅芯片設計領域的獨創(chuàng)性,F(xiàn)PGA 正不斷實現(xiàn)其支持片上系統(tǒng)設計的承諾。隨著每一代新產品的推出,F(xiàn)PGA 在系統(tǒng)中具有越來來越多的功能,可作為協(xié)處理器、DSP 引擎以及通信平臺等,在某些應用領域甚至還可用作完整的片上系統(tǒng)。
因此,在摩爾定律的作用下,F(xiàn)PGA 產業(yè)的門數(shù)量不斷增加,性能與專門功能逐漸加強,使得 FPGA 在電子系統(tǒng)領域能夠取代此前只有 ASIC 和 ASSP 才能發(fā)揮的作用。不過,說到底,F(xiàn)
關鍵字:
xilinx FPGA VHDL Verilog
直接數(shù)字頻率合成技術(Direct Digital Synthesize,DDS)是繼直接頻率合成技術和鎖相式頻率合成技術之后的第三代頻率合成技術。它采用全數(shù)字技術,并從相位角度出發(fā)進行頻率合成。隨著微電子技術和數(shù)字集成電路的飛速
關鍵字:
Verilog HDL DDS 仿真
摘要:數(shù)字電位器由于可調精度高,更穩(wěn)定,定位更準確,操作更方便,數(shù)據可長期保存和隨時刷新等優(yōu)點,在某些場合具有模擬電位器不可比擬的優(yōu)勢。論述對數(shù)字電位器ADN2850的一種方便的控制方法,通過計算機上的串口直
關鍵字:
串口 控制 ADN2850 數(shù)字電位器 Verilog HDL 基于
在工信部電子信息司的指導下,工業(yè)和信息化部軟件與集成電路促進中心(CSIP )聯(lián)合集成電路IP核標準工作組,現(xiàn)面向全國集成電路設計企業(yè)工程師、科研院所及高校師生,舉辦2009年“首屆中國開源IP核標準化設計競賽”,競賽報名工作已于6月3日啟動。報名及詳情咨詢可登錄競賽官方網站 http://www.ipmall.org.cn了解。據悉本次競賽獲獎者可分別獲得現(xiàn)金1萬元、5千元等獎勵,針對學生參賽者有機會獲得到IBM中國芯片設計中心實習的機會!
參賽者可以個人或團隊(不高于
關鍵字:
CSIP VHDL Verilog
verilog-xl介紹
您好,目前還沒有人創(chuàng)建詞條verilog-xl!
歡迎您創(chuàng)建該詞條,闡述對verilog-xl的理解,并與今后在此搜索verilog-xl的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473