新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 數(shù)字電路設(shè)計入門之數(shù)字設(shè)計的任務(wù)和兩項基本功

數(shù)字電路設(shè)計入門之數(shù)字設(shè)計的任務(wù)和兩項基本功

作者: 時間:2016-04-20 來源:網(wǎng)絡(luò) 收藏

  這次我們講一講如何入門學習硬件描述語言和數(shù)字邏輯電路;學習數(shù)字邏輯電路,我推薦的一本書就是--《數(shù)字設(shè)計-原理與實踐》,其他的深入點可以看看《完整數(shù)字設(shè)計》;而對于硬件描述語言呢?有兩個原則,一個是買書的原則,一個是看書的原則。首先,你必須買兩類書,一類是語法書,平常使用的時候可以查一查某些語法;一類是,對語言的使用的講解和使用的方法(如何書寫,如何設(shè)計電路,如何調(diào)試代碼,使用仿真器等);我用過一年的VHDL和兩年的;作為過來人,我想介紹一些比較好的書給入門者,避免大家走彎路。

本文引用地址:http://2s4d.com/article/201604/289985.htm

  VHDL語法書可以買希望出版社出版的《集成電路設(shè)計VHDL教程》,對于設(shè)計使用方面的書籍我要介紹的有三本:第一本邊計年翻譯的《數(shù)字邏輯與VHDL設(shè)計》,第二本是藩松教授出版的VHDL語言設(shè)計(現(xiàn)在有新版的),第三本就是鐵道出版社出版的《VHDL與FPGA設(shè)計》胡振華;作為入門者,我建議使用入門,因為使用的比較簡單,對電路的描述比較直接;VHDL是一門強類型的語言,語法比較嚴緊,但是其架構(gòu)描述的方法相對于Verilog,在某些方面描述的層次稍微高了一點,比如用到包,函數(shù)重載,這些都是比較高級的東西,對于級的硬件描述來說Verilog已經(jīng)足夠拉,當然,在驗證和行為描述上,肯定是越高級效率越高。注意我們應(yīng)該用最簡單的語言來描述硬件功能。

  Verilog語法書可以買西安電子科大出版的《VERILOG HDL數(shù)字系統(tǒng)設(shè)計及其應(yīng)用》,俺的第一本Verilog入門書就是他拉,^_^ 粗略看了一遍,后來就當語法書用了。對于設(shè)計使用方面的書籍我要推薦的是:夏宇聞老師的VERILOG數(shù)字系統(tǒng)設(shè)計教程;當然《VERILOG HDL硬件描述語言》J.Bhasker 也是一本非常好的語法書,另外想深入了解Verilog,做驗證的應(yīng)該看看Donald E.Thomas & Philip R.Moorby 《硬件描述語言VERILOG》(第四版) ,對于Verilog設(shè)計方面的東西我也沒有其他可以好介紹的,俺的第一個Verilog設(shè)計就是TD-SCDMA手機終端基帶芯片的Viterbi譯碼器,其中涉及到Pipeline,ResourceShare,Pingpong buffer,Circle Buffer,F(xiàn)ILO等多個技術(shù),所以一個設(shè)計就讓我體會了很多設(shè)計的技巧,故也沒很多時間去看相關(guān)設(shè)計方面的書籍,那時候常常看的IEEE Paper。我建議初學者可以多看看其他人的代碼,看看一些簡單的設(shè)計,比如是同步的fifo,uart,比較簡單的state machine。

  上面介紹了那么多書,接下來介紹一下如何使用書籍:書籍分兩種,一種用來查的,千萬不要從頭到位看一遍,甚至把其中標點符號的錯誤都挑了出來,再好的作者也用不著象你那么用心的校對。這類書就是語法書,工具書,和datasheet之類的東西,你只要粗略掃一遍,懂不懂無所謂,今后用到了,你知道在那個地方可以查到,查一查就知道了。我剛保證,在厲害的邏輯設(shè)計人員都要查語法書。另外一種是要挑著仔細看的,比如設(shè)計類的,使用類的,書寫代碼需要注意什么,如何設(shè)計一個同步的fifo,什么是阻塞,什么是非阻塞,其中區(qū)別在哪里,如何使用Modelsim仿真一個代碼,如何編譯,如何調(diào)試。等等這些細節(jié)的東西流程的東西都要好好研究。



關(guān)鍵詞: Verilog RTL

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉