首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> sdram-based

ARM開(kāi)發(fā)步步深入之SDRAM編程示例

  •   實(shí)驗(yàn)?zāi)康模焊淖儭包c(diǎn)燈大法”的執(zhí)行地點(diǎn),從NandFlash的Steppingstone轉(zhuǎn)到SDRAM中執(zhí)行,借此掌握存儲(chǔ)控制器的使用。  實(shí) 驗(yàn)環(huán)境及說(shuō)明:恒頤S3C2410開(kāi)發(fā)板H2410。H2410核心板擴(kuò)展有64MB的SDRAM,用于設(shè)置程序堆棧和存放各種變量。SDRAM選用了兩 片三星公司的K4S561632(4M*16bit*4BANK),兩片拼成32位數(shù)據(jù)寬度的SDRAM存儲(chǔ)系統(tǒng),并映射到S3C2410的 SROM/SDRAM的BANK6,地址范圍是0x300
  • 關(guān)鍵字: ARM  SDRAM  

[ARM筆記](méi)存儲(chǔ)控制器的寄存器使用方法

  •   存儲(chǔ)器共有13個(gè)寄存器,BANK0~BANK5只需要設(shè)置BWSCON和BANKCONx(x為0~5)兩個(gè)寄存器;BANK6、BANK7外接SDRAM時(shí),除了BWSCON和BANKCONx(x為6、7)外,還要設(shè)置REFRESH、BANKSIZE、MRSRB6、MRSRB7等4個(gè)寄存器。下面分類說(shuō)明(“[y:x]”表示占據(jù)了寄存器的位x、x+1、……、y):   1. 位寬和等待控制寄存器BWSCON(Bus Width & Wait Sta
  • 關(guān)鍵字: ARM  SDRAM  

基于FPGA的視頻圖像畫(huà)面分割器設(shè)計(jì)

  • 摘要:為了解決在一個(gè)屏幕上收看多個(gè)信號(hào)源的問(wèn)題,對(duì)基于FPGA技術(shù)的視頻圖像畫(huà)面分割器進(jìn)行了研究。研究的主要特色在于構(gòu)建了以FPGA為核心器件的視頻畫(huà)面分割的硬件平臺(tái),首先,將DVI視頻信號(hào),經(jīng)視頻解碼芯片轉(zhuǎn)換為
  • 關(guān)鍵字: FPGA  DDR2 SDRAM  視頻提取  圖像合成  

FPGA最小系統(tǒng)電路分析:高速SDRAM存儲(chǔ)器接口電路設(shè)計(jì)

  • 高速SDRAM存儲(chǔ)器接口電路設(shè)計(jì)SDRAM可作為軟嵌入式系統(tǒng)的(NIOS II)的程序運(yùn)行空間,或者作為大量數(shù)據(jù)的緩沖區(qū)。SDRAM是通用的存儲(chǔ)設(shè)備,只要容量和數(shù)據(jù)位寬相同,不同公司生產(chǎn)的芯片都是兼容的。一般比較常用的SDRAM
  • 關(guān)鍵字: SDRAM  FPGA  最小系統(tǒng)  電路分析    

基于FPGA 的DDR SDRAM控制器在高速數(shù)據(jù)采集系統(tǒng)中應(yīng)用

  • 實(shí)現(xiàn)數(shù)據(jù)的高速大容量存儲(chǔ)是數(shù)據(jù)采集系統(tǒng)中的一項(xiàng)關(guān)鍵技術(shù)。本設(shè)計(jì)采用Altera 公司Cyclone系列的FPGA 完成了對(duì)DDR SDRAM 的控制,以狀態(tài)機(jī)來(lái)描述對(duì)DDR SDRAM 的各種時(shí)序操作,設(shè)計(jì)了DDR SDRAM 的數(shù)據(jù)與命令接口。用控
  • 關(guān)鍵字: SDRAM  FPGA  DDR  控制器    

FPGA與DDR3 SDRAM的接口設(shè)計(jì)

  • DDR3 SDRAM內(nèi)存的總線速率達(dá)到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達(dá)到2Gbits的高密度。這個(gè)架構(gòu)毫無(wú)疑問(wèn)更快、更大,每比特的功耗也更低,但是如何實(shí)現(xiàn)FPGA和DDR3 SDRAM DI
  • 關(guān)鍵字: SDRAM  FPGA  DDR3  接口設(shè)計(jì)    

SDR SDRAM(架構(gòu)篇)

  • 今天我們來(lái)講的是SDRAM的架構(gòu)以及設(shè)計(jì),這也是小墨第一次接觸架構(gòu),也談不上給大家講,就是把我理解的當(dāng)做一個(gè)筆記分享給大家,我也試著做了一個(gè)SDRAM 的架構(gòu)word文檔,在文章的后面,喜歡的朋友可以下載下來(lái)看一下
  • 關(guān)鍵字: SDRAM    FPGA  

高速數(shù)字電路設(shè)計(jì):互連時(shí)序模型與布線長(zhǎng)度分析

  • 高速電路設(shè)計(jì)領(lǐng)域,關(guān)于布線有一種幾乎是公理的認(rèn)識(shí),即“等長(zhǎng)”走線,認(rèn)為走線只要等長(zhǎng)就一定滿足時(shí)序需求,就不會(huì)存在時(shí)序問(wèn)題。本文對(duì)常用高速器件的互連時(shí)序建立模型,并給出一般性的時(shí)序分析公式。為
  • 關(guān)鍵字: PCB  DDR  SDRAM  PHY芯片  

詳述DRAM、SDRAM及DDR SDRAM的概念

  • DRAM (動(dòng)態(tài)隨機(jī)訪問(wèn)存儲(chǔ)器)對(duì)設(shè)計(jì)人員特別具有吸引力,因?yàn)樗峁┝藦V泛的性能,用于各種計(jì)算機(jī)和嵌入式系統(tǒng)的存儲(chǔ)系統(tǒng)設(shè)計(jì)中。本文概括闡述了DRAM 的概念,及介紹了SDRAM、DDR SDRAM、DDR2 SDRAM、DDR3 SDRAM、DD
  • 關(guān)鍵字: 存儲(chǔ)器    DRAM    SDRAM  

DDR的前世與今生(二)

  •   SDRAM與DDR SDRAM   SDRAM是比較久遠(yuǎn)的事情了,但我們一說(shuō)到它肯定不會(huì)和 DDR混淆,我們通常理解的SDRAM其實(shí)是SDR SDRAM,為SDRAM的第一代,而DDR1則為第二代,乃至到我們現(xiàn)在使用的DDR4,其實(shí)為第五代SDRAM,在此需要澄清一下。以示區(qū)別,后續(xù)文 章里面用SDR來(lái)特指SDR SDRAM,而DDR就特指DDR SDRAM了。   就像很多人回復(fù)的一樣,他們的本質(zhì)區(qū)別就是周期操作方 式(也稱時(shí)鐘采樣)的差異,這就導(dǎo)致后面設(shè)計(jì)上很大的不同。SDR都是“
  • 關(guān)鍵字: DDR  SDRAM  

針對(duì)MIPS-Based 設(shè)備的Skype參考方案

  • 美普思科技公司(MIPS Technologies, Inc., 納斯達(dá)克代碼:MIPS)宣布,新推出的SkypeKit™開(kāi)發(fā)工具可提供MIPSTM架構(gòu)對(duì)Skype的支持。通過(guò)SkypeKit 封閉測(cè)試(beta)計(jì)
  • 關(guān)鍵字: MIPS-Based  Skype  MIPS   

SDRAM連接電路設(shè)計(jì)詳解

  • 介紹SDRAM電路設(shè)計(jì)之前先了解下SDRAM的尋址原理。SDRAM內(nèi)部是一個(gè)存儲(chǔ)陣列,可以把它想象成一個(gè)表格,和表格的檢索原理一樣,先指定行,再指定列,
  • 關(guān)鍵字: SDRAM  電路設(shè)計(jì)    

SRAM簡(jiǎn)介及與DRAM/SDRAM的比較

  • RAMRAM是指通過(guò)指令可以隨機(jī)的、個(gè)別的對(duì)各個(gè)存儲(chǔ)單元進(jìn)行訪問(wèn)的存儲(chǔ)器,一般訪問(wèn)時(shí)間基本固定,而與存儲(chǔ)單元地址無(wú)關(guān)。RAM的速度比較快,但其保
  • 關(guān)鍵字: SRAM  DRAM  SDRAM  比較  

Xilinx MIG IP核的研究及大容量數(shù)據(jù)緩沖區(qū)的實(shí)現(xiàn)

  • 為了使DDR3 SDRAM更方便、多樣地用于工程開(kāi)發(fā)中,本文對(duì)XILINX公司DDR3 SDRAM提供的MIG核進(jìn)行了分析研究,并在此基礎(chǔ)上實(shí)現(xiàn)了大容量數(shù)據(jù)緩沖區(qū)的邏輯設(shè)計(jì)。通過(guò)對(duì)系統(tǒng)中各模塊的作用及相互間關(guān)系的研究,發(fā)現(xiàn)該控制器256位接口對(duì)工程開(kāi)發(fā)十分不便,通過(guò)創(chuàng)建FIFO控制系統(tǒng)和讀寫(xiě)接口FIFO的方式,將接口轉(zhuǎn)換為64位。該方案對(duì)控制核重新構(gòu)建并上板測(cè)試,均符合高速數(shù)據(jù)傳輸緩存的要求,使DDR3成為一個(gè)大容量且可控的高速FIFO。
  • 關(guān)鍵字: MIG核  FIFO  DDR3 SDRAM  201608  

大話存儲(chǔ)器——存儲(chǔ)器無(wú)處不在

  •   特權(quán)同學(xué)對(duì)存儲(chǔ)器的認(rèn)識(shí)也許還很膚淺,但是不要緊,學(xué)習(xí)靠積累,靠總結(jié)。希望在大話存儲(chǔ)器的一些文章里總結(jié)歸納一些和存儲(chǔ)器相關(guān)的知識(shí),也希望能夠理出一條清晰的思路,讓大家也讓我自己對(duì)存儲(chǔ)器有更深入的認(rèn)識(shí)何了解。   提到存儲(chǔ)器相信沒(méi)有人會(huì)陌生,也許你的第一反應(yīng)會(huì)是PC機(jī)的內(nèi)存條、硬盤(pán),如果你是個(gè)電子行業(yè)的學(xué)生或者從業(yè)者,你也許還會(huì)想到FLASH、SRAM、SDRAM、EEPROM等等。的確,信息時(shí)代的存儲(chǔ)器可謂無(wú)處不在,也正是因?yàn)橛辛舜鎯?chǔ)器,才讓計(jì)算機(jī)(特權(quán)同學(xué)認(rèn)為這個(gè)計(jì)算機(jī)的概念不僅僅是電腦,嵌入式的任
  • 關(guān)鍵字: 存儲(chǔ)器  SDRAM  
共172條 2/12 « 1 2 3 4 5 6 7 8 9 10 » ›|

sdram-based介紹

您好,目前還沒(méi)有人創(chuàng)建詞條sdram-based!
歡迎您創(chuàng)建該詞條,闡述對(duì)sdram-based的理解,并與今后在此搜索sdram-based的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

SDRAM-Based    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473