EEPW首頁(yè) >>
主題列表 >>
sdram-based
sdram-based 文章 進(jìn)入sdram-based技術(shù)社區(qū)
嵌入式實(shí)時(shí)圖像處理系統(tǒng)中SDRAM控制器的實(shí)現(xiàn)
- 嵌入式實(shí)時(shí)圖像處理系統(tǒng)中SDRAM控制器的實(shí)現(xiàn),介紹一種用于嵌入式實(shí)時(shí)圖像處理系統(tǒng)的SDRAM控制器的實(shí)現(xiàn)方案。根據(jù)實(shí)時(shí)系統(tǒng)對(duì)數(shù)據(jù)傳輸速率及連續(xù)性的要求,將SDRAM配置為全頁(yè)突發(fā)操作模式,并采用異步FIFO作為FPGA與SDRAM間的數(shù)據(jù)緩沖器。為配合SDRAM的全頁(yè)操作模式,并充分利用其高速讀寫(xiě)性能,將FIFO設(shè)計(jì)為基于乒乓操作的流水線結(jié)構(gòu),實(shí)現(xiàn)了數(shù)據(jù)的無(wú)縫緩存。將該方案用于實(shí)時(shí)紅外熱成像系統(tǒng),經(jīng)實(shí)驗(yàn)結(jié)果表明,該SDRAM控制器執(zhí)行效率高,占用資源少,可移植性強(qiáng)。
- 關(guān)鍵字: SDRAM 控制器 實(shí)現(xiàn) 理系 處理 實(shí)時(shí) 圖像 嵌入式
恒憶與三星電子共同合作開(kāi)發(fā) PCM
- 恒憶 (Numonyx) 與三星電子 (Samsung Electronics Co., Ltd) 宣布將共同開(kāi)發(fā)制定相變存儲(chǔ)器 (Phase Change Memory,PCM) 產(chǎn)品的市場(chǎng)規(guī)格,此新一代存儲(chǔ)技術(shù)可滿足載有大量?jī)?nèi)容和數(shù)據(jù)平臺(tái)的性能及功耗要求,從而幫助多功能手機(jī)及移動(dòng)應(yīng)用、嵌入式系統(tǒng)*、高級(jí)運(yùn)算裝置的制造商應(yīng)對(duì)設(shè)計(jì)挑戰(zhàn)。制定針對(duì)PCM 產(chǎn)品的通用軟硬件兼容標(biāo)準(zhǔn),將有效簡(jiǎn)化設(shè)計(jì)流程并縮短產(chǎn)品開(kāi)發(fā)時(shí)間,使制造商能在短時(shí)間內(nèi)采用這兩家公司推出的高性能、低功耗 PCM 存儲(chǔ)產(chǎn)品。 相較于
- 關(guān)鍵字: Numonyx NAND NOR PCM SDRAM
MIPS授權(quán)中科院計(jì)算技術(shù)研究所使用MIPS架構(gòu)
- MIPS 科技公司宣布,中國(guó)科學(xué)院計(jì)算技術(shù)研究所已獲得 MIPS32 和 MIPS64 架構(gòu)授權(quán),以進(jìn)一步推動(dòng)龍芯系列處理器的開(kāi)發(fā)與商業(yè)化工作。在 2007 年,MIPS 科技的授權(quán)客戶意法半導(dǎo)體(STMicroelectronics)選用 MIPS64 架構(gòu)來(lái)支持 ICT 的龍芯處理器研發(fā)。本次則是該機(jī)構(gòu)首度直接取得 MIPS 架構(gòu)授權(quán)。 中國(guó)科學(xué)院計(jì)算技術(shù)研究所(ICT)所長(zhǎng)李國(guó)杰先生表示:“我們非常高興能與 MIPS 強(qiáng)化合作關(guān)系,以持續(xù)推動(dòng)新技術(shù)在中國(guó)的創(chuàng)新與采用。業(yè)界標(biāo)準(zhǔn)
- 關(guān)鍵字: MIPS 龍芯 MIPS32 MIPS64 MIPS-based
MIPS科技宣布推出在MIPS架構(gòu)上的Android平臺(tái)
- 為家庭娛樂(lè)、通信、網(wǎng)絡(luò)和便攜多媒體市場(chǎng)提供業(yè)界標(biāo)準(zhǔn)處理器架構(gòu)和內(nèi)核的領(lǐng)導(dǎo)廠商 MIPS 科技公司(MIPS Technologies, Inc)今天宣布,推出其行業(yè)標(biāo)準(zhǔn) MIPS 架構(gòu)的 Android™ 平臺(tái)。MIPS 科技還宣布將在 60 天內(nèi)公開(kāi)MIPS優(yōu)化后的源代碼。這一舉措由若干生態(tài)系統(tǒng)合作伙伴共同推動(dòng),未來(lái)還會(huì)有更多合作伙伴加入,將 Android 帶給全球廣大的 MIPS 開(kāi)發(fā)社區(qū),現(xiàn)在就可以開(kāi)始采用這一革命性的平臺(tái)進(jìn)行數(shù)字電視、移動(dòng)互聯(lián)網(wǎng)設(shè)備(MID)、數(shù)碼相框(DPF)和
- 關(guān)鍵字: MIPS 數(shù)字電視 Android MIPS-Based
DDR2 SDRAM介紹及其基于MPC8548 CPU的硬件設(shè)計(jì)(08-100)
- DDR2(Double Data Rate 2,兩倍數(shù)據(jù)速率,版本2) SDRAM,是由JEDEC標(biāo)準(zhǔn)組織開(kāi)發(fā)的基于DDR SDRAM的升級(jí)存儲(chǔ)技術(shù)。 相對(duì)于DDR SDRAM,雖然其仍然保持了一個(gè)時(shí)鐘周期完成兩次數(shù)據(jù)傳輸?shù)奶匦裕獶DR2 SDRAM在數(shù)據(jù)傳輸率、延時(shí)、功耗等方面都有了顯著提高,而這些性能的提高,主要來(lái)源于以下技術(shù)的提升:ODT,Post CAS,4n數(shù)據(jù)預(yù)取,封裝等。
- 關(guān)鍵字: 思科 DDR2 SDRAM
基于多個(gè)特征分塊貝葉斯分類器融合策略的人臉識(shí)別方法
- 摘要:提出一種基于奇異值分解和貝葉斯決策的人臉特征提取與識(shí)別算法。通過(guò)對(duì)人臉圖像樣本進(jìn)行幾何歸一化和灰度均衡化后,結(jié)合分塊與加權(quán),運(yùn)用奇異值分解,分別獲得特征臉和標(biāo)準(zhǔn)臉,然后采用多個(gè)基于特征分塊的貝葉斯分類器(FBBC)的融合策略進(jìn)行分類識(shí)別。實(shí)驗(yàn)驗(yàn)證了該方法的有效性,具有良好的精煉和實(shí)時(shí)性品質(zhì)指標(biāo)。 關(guān)鍵詞:奇異值分解;貝葉斯決策;人臉特征;分類;圖像 引言 人臉識(shí)別是指利用計(jì)算機(jī)對(duì)人臉圖像進(jìn)行分析,從中提取有效的識(shí)別信息,用來(lái)鑒別身份的一種技術(shù),具有直接、友好、方便等優(yōu)點(diǎn)?;谄娈愔堤卣鞯娜?/li>
- 關(guān)鍵字: A Method of Face Recognition Based on the Fusion of Multiple Feature Block Bayesian Classifiers 200810
ADI公司的新一代SHARC 處理器滿足專業(yè)音頻的所有需求
- 極高性能的浮點(diǎn)DSP,比以往的 SHARC處理器性能提高一倍,具有硬件加速器與音頻應(yīng)用提升特性: 片上存儲(chǔ)器增加60%以上,提供DDR2 SDRAM外部存儲(chǔ)器接口及連接端口 中國(guó) 北京——Analog Devices, Inc.(紐約證券交易所代碼: ADI),全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商,最新推出SHARC® ADSP-21469,以幫助開(kāi)發(fā)人員重新定義專業(yè)系統(tǒng)中的逼真音響。更多的通道、更多的效果、更多的建模、更高的采樣速率:專業(yè)數(shù)字音頻應(yīng)用正在不斷逼
- 關(guān)鍵字: DSP SHARC處理器 DDR2 SDRAM ADI
SDRAM在任意波形發(fā)生器中的應(yīng)用
- 任意波形發(fā)生器在雷達(dá)、通信領(lǐng)域中發(fā)揮著重要作用,但目前任意波形發(fā)生器大多使用靜態(tài)存儲(chǔ)器。這使得在任意波形發(fā)生器工作頻率不斷提高的情況下,波形的存儲(chǔ)深度很難做得很大,從而不能精確地表達(dá)復(fù)雜信號(hào)。本文介紹的基于動(dòng)態(tài)存儲(chǔ)器(SDRAM)的設(shè)計(jì)能有效解決這一問(wèn)題,并詳細(xì)討論了一種簡(jiǎn)化SDRAM控制器的設(shè)計(jì)方法。
- 關(guān)鍵字: SDRAM 任意波形發(fā)生器 中的應(yīng)用
基于NiosⅡ的圖像采集和顯示的實(shí)現(xiàn)
- 摘 要:采用OV2610的CMOS圖像傳感器和26K色的TFT液晶屏,在SOPC上集成了OV2610、TFT液晶控制器和DMA控制器,實(shí)現(xiàn)了圖像數(shù)據(jù)流的采集和顯示。 關(guān)鍵詞:DMA Avalon數(shù)據(jù)流模式 SDRAM 隨著大規(guī)模集成電路設(shè)計(jì)技術(shù)的進(jìn)步、制造工藝水平的提高以及單個(gè)芯片上的邏輯門數(shù)的增加,嵌入式系統(tǒng)設(shè)計(jì)變得日益復(fù)雜。把整個(gè)系統(tǒng)集成到一個(gè)芯片上,即片上系統(tǒng)SoC(System on Chip)技術(shù)是當(dāng)前嵌入式系統(tǒng)設(shè)計(jì)的一個(gè)研究熱點(diǎn)。在Altera公司提供的
- 關(guān)鍵字: SoC DMA Avalon數(shù)據(jù)流模式 SDRAM
在DDR3 SDRAM存儲(chǔ)器接口中使用調(diào)平技術(shù)
- 引言 DDR3 SDRAM存儲(chǔ)器體系結(jié)構(gòu)提高了帶寬,總線速率達(dá)到了600 Mbps至1.6 Gbps (300至800 MHz),它采用1.5V工作,降低了功耗,90-nm工藝密度提高到2 Gbits。這一體系結(jié)構(gòu)的確速率更快,容量更大,單位比特的功耗更低,但是怎樣才能實(shí)現(xiàn)DDR3 SDRAM DIMM和FPGA的接口呢?調(diào)平技術(shù)是關(guān)鍵。如果FPGA I/O結(jié)構(gòu)中沒(méi)有直接內(nèi)置調(diào)平功能,和DDR3 SDRAM DIMM的接口會(huì)非常復(fù)雜,成本也高,需要采用大量的外部元件。那么,什么是調(diào)平技術(shù),這一技
- 關(guān)鍵字: FPGA 存儲(chǔ)器 DDR3 SDRAM
SDRAM接口的VHDL設(shè)計(jì)
- RAM(隨機(jī)存取存儲(chǔ)器 是一種在電子系統(tǒng)中應(yīng)用廣泛的器件,通常用于數(shù)據(jù)和程序的緩存。隨著半導(dǎo)體工業(yè)的發(fā)展,RAM獲得了飛速的發(fā)展,從RAM、DRAM(Dynamic RAM,即動(dòng)態(tài)RAM)發(fā)展到SDRAM(Synchronous Dynamic RAM,即同步動(dòng)態(tài)RAM),RAM的容量越來(lái)越大、速度越來(lái)越高,可以說(shuō)存儲(chǔ)器的容量和速度已經(jīng)成為半導(dǎo)體工業(yè)水平的標(biāo)志。 ?。?任務(wù)背景 SDRAM具有大容量和高速的優(yōu)點(diǎn),目前其存取速度可以達(dá)到100~133MHz,單片容量可以達(dá)到64Mbit或更高
- 關(guān)鍵字: VHDL SDRAM 存儲(chǔ)器 微處理器
高速嵌入式視頻系統(tǒng)中SDRAM時(shí)序控制分析
- 在高速數(shù)字視頻系統(tǒng)應(yīng)用中,使用大容量存儲(chǔ)器實(shí)現(xiàn)數(shù)據(jù)緩存是一個(gè)必不可少的環(huán)節(jié)。SDRAM就是經(jīng)常用到的一種存儲(chǔ)器。 但是,在主芯片與SDRAM之間產(chǎn)生的時(shí)序抖動(dòng)問(wèn)題阻礙了產(chǎn)品的大規(guī)模生產(chǎn)。在數(shù)字電視接收機(jī)的生產(chǎn)實(shí)際應(yīng)用中,不同廠家的PCB板布線、PCB材料和時(shí)鐘頻率的不同,及SDRAM型號(hào)和器件一致性不同等原因,都會(huì)帶來(lái)解碼主芯片與SDRAM間訪問(wèn)時(shí)序的抖動(dòng)問(wèn)題。 本文利用C-NOVA公司數(shù)字電視MPEG-2解碼芯片AVIA9700內(nèi)置的SDRAM控制器所提供的時(shí)序補(bǔ)償機(jī)制,設(shè)計(jì)了一個(gè)方便使
- 關(guān)鍵字: SDRAM 數(shù)字電視
全球半導(dǎo)體標(biāo)準(zhǔn)組織委員會(huì)會(huì)議在上海舉行 推動(dòng)存儲(chǔ)工業(yè)新標(biāo)準(zhǔn)制定
- 隨著筆記本電腦、手機(jī)等移動(dòng)終端以及家用數(shù)碼產(chǎn)品的大規(guī)模增長(zhǎng),器的移動(dòng)性和能耗問(wèn)題已廣泛受到業(yè)界關(guān)注。日前,(全球半導(dǎo)體組織)委員會(huì)會(huì)議在上海舉行,推動(dòng)存儲(chǔ)工業(yè)新標(biāo)準(zhǔn)制定。 在過(guò)去五年內(nèi),JEDEC曾與中國(guó)半導(dǎo)體行業(yè)組織合作,促進(jìn)中國(guó)及世界的半導(dǎo)體行業(yè)標(biāo)準(zhǔn)。例如中國(guó)電子標(biāo)準(zhǔn)協(xié)會(huì)(CESA),中國(guó)半導(dǎo)體行業(yè)協(xié)會(huì)(CSIA)與中國(guó)電子標(biāo)準(zhǔn)研究所(CESI)等。 我國(guó)企業(yè)已占JEDEC會(huì)員數(shù)的20%,而且數(shù)目還在增長(zhǎng)。JEDEC本次會(huì)議主要研究了DDR3 SDRAM(第三代雙倍速率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)
- 關(guān)鍵字: SDRAM DRAM
基于FPGA的DDR SDRAM控制器在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
- 實(shí)現(xiàn)數(shù)據(jù)的高速大容量存儲(chǔ)是數(shù)據(jù)采集系統(tǒng)中的一項(xiàng)關(guān)鍵技術(shù)。本設(shè)計(jì)采用Altera公司Cyclone系列的FPGA完成了對(duì)DDR SDRAM的控制,以狀態(tài)機(jī)來(lái)描述對(duì)DDR SDRAM的各種時(shí)序操作,設(shè)計(jì)了DDR SDRAM的數(shù)據(jù)與命令接口。用控制核來(lái)簡(jiǎn)化對(duì)DDR SDRAM的操作,并采用自頂至下模塊化的設(shè)計(jì)方法,將控制核嵌入到整個(gè)數(shù)據(jù)采集系統(tǒng)的控制模塊中,完成了數(shù)據(jù)的高速采集、存儲(chǔ)及上傳。使用開(kāi)發(fā)軟件Quartus II中內(nèi)嵌的邏輯分析儀SignalTap II對(duì)控制器的工作流程進(jìn)行了驗(yàn)證和調(diào)試。最終采集到的
- 關(guān)鍵字: FPGA DDR SDRAM 數(shù)據(jù)采集
sdram-based介紹
您好,目前還沒(méi)有人創(chuàng)建詞條sdram-based!
歡迎您創(chuàng)建該詞條,闡述對(duì)sdram-based的理解,并與今后在此搜索sdram-based的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)sdram-based的理解,并與今后在此搜索sdram-based的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473