新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > DDR2 SDRAM介紹及其基于MPC8548 CPU的硬件設(shè)計(jì)(08-100)

DDR2 SDRAM介紹及其基于MPC8548 CPU的硬件設(shè)計(jì)(08-100)

—— DDR2 SDRAM and the hardware design basing on MPC8548 CPU
作者:王劍宇 思科公司高級(jí)硬件工程師 時(shí)間:2009-02-25 來源: 收藏

  引入的新技術(shù)

本文引用地址:http://2s4d.com/article/91686.htm

  DDR2(Double Data Rate 2,兩倍數(shù)據(jù)速率,版本2) SDRAM,是由JEDEC標(biāo)準(zhǔn)組織開發(fā)的基于DDR SDRAM的升級(jí)存儲(chǔ)技術(shù)。 相對(duì)于DDR SDRAM,雖然其仍然保持了一個(gè)時(shí)鐘周期完成兩次數(shù)據(jù)傳輸?shù)奶匦?,?a class="contentlabel" href="http://2s4d.com/news/listbylabel/label/DDR2 SDRAM">DDR2 SDRAM在數(shù)據(jù)傳輸率、延時(shí)、功耗等方面都有了顯著提高,而這些性能的提高,主要來源于以下技術(shù)的提升:ODT,Post CAS,4n數(shù)據(jù)預(yù)取,封裝等。

  * ODT

  ODT(On-Die Termination),即芯片內(nèi)部匹配終結(jié)。

  在DDR SDRAM應(yīng)用中,需要通過大量的外部電阻上拉到VTT電平(1.25V)以實(shí)現(xiàn)信號(hào)匹配,以16位芯片為例,以下信號(hào)需要通過這種方式進(jìn)行匹配:CK,CK#,DQ[15:0],LDQS,UDQS, ADDR[10:0],RAS#,CAS#,WE#,即一片芯片需要34個(gè)外部上拉電阻,極大的占用了寶貴的PCB面積。同時(shí),由于DQ[15:0],LDQS,UDQS等信號(hào)是雙向信號(hào),即讀和寫時(shí),對(duì)匹配電阻的位置有不同要求,因此在電阻布局時(shí)很難在兩個(gè)方向上同時(shí)實(shí)現(xiàn)最佳的信號(hào)完整性。

  在中,采用ODT技術(shù)將許多外部的匹配電阻移到芯片內(nèi)部從而節(jié)省了大量的PCB板上面積。另外,ODT技術(shù)允許存儲(chǔ)控制器(如下文的MPC8548 CPU)通過配置DDR2 SDRAM的內(nèi)部寄存器以及控制ODT信號(hào),來實(shí)現(xiàn)對(duì)匹配電阻的值及其開關(guān)狀態(tài)進(jìn)行控制,從而可以實(shí)現(xiàn)讀,寫操作時(shí)最佳的信號(hào)完整性。

 

  圖1 ODT功能圖

  DDR2 SDRAM芯片提供一個(gè)ODT引腳來控制開或關(guān)芯片內(nèi)部的終結(jié)電阻。在只有一個(gè)DDR2 SDRAM芯片作為存儲(chǔ)器控制器的負(fù)載的情況下,寫操作時(shí),由于DDR2 SDRAM作為接收端,所以O(shè)DT引腳為高電平以打開芯片內(nèi)部終結(jié)電阻;讀操作時(shí),由于DDR2 SDRAM作為發(fā)送端,所以O(shè)DT引腳為低電平以關(guān)閉芯片內(nèi)部終結(jié)電阻。其中,ODT引腳的狀態(tài)由存儲(chǔ)器控制器(如MPC8548)來控制。

上拉電阻相關(guān)文章:上拉電阻原理

上一頁 1 2 3 4 5 6 下一頁

關(guān)鍵詞: 思科 DDR2 SDRAM

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉