新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > DDR2 SDRAM介紹及其基于MPC8548 CPU的硬件設計(08-100)

DDR2 SDRAM介紹及其基于MPC8548 CPU的硬件設計(08-100)

—— DDR2 SDRAM介紹及其基于MPC8548 CPU的硬件設計
作者:王劍宇 思科公司高級硬件工程師 時間:2009-02-25 來源: 收藏

  ODT終端電阻值RTT可以通過內部的EMR寄存器來設定:首先配置EMR[15:14]=01來選定該寄存器工作于EMR(擴展模式寄存器)模式,然后通過EMR[6]和EMR[2]兩位來設置內部RTT的值,允許選擇為RTT關閉,75歐姆,150歐姆,50歐姆這四種模式。以選擇75歐姆這種模式為例,圖1中,DQ引腳內部的上拉電阻和下拉電阻將配置為150歐姆。

本文引用地址:http://2s4d.com/article/91686.htm

  需要注意,的ODT技術,只是對DQ,DQS,DM這些信號(在選擇了差分DQS的情況下,也包括DQS#信號)實現(xiàn)了內部匹配。而地址和控制信號等仍需要通過外部匹配。

  * Posted CAS

  以讀為例。

 

  圖2 多塊數(shù)據(jù)讀取時的間隙問題

  DDR2 SDRAM和DDR SDRAM一樣,是通過Bank(塊地址),Row(行地址)和Column(列地址)三者結合實現(xiàn)尋址。每一次對DDR2 SDRAM的操作,都以ACTIVE命令(圖2的ACT命令,通過有效#RAS信號實現(xiàn))開始,在發(fā)出該命令的同時,通過地址信號線發(fā)出本次操作的Bank和Row地址,此后等待tRCD時間后,發(fā)起READ/AUTO PRECHARGE命令(圖2 的RD AP命令,通過有效#CAS信號實現(xiàn)),該命令的作用是發(fā)出讀取命令,同時通過地址信號線發(fā)出本次操作的Column地址。最后,等待CAS Latency時間之后,數(shù)據(jù)即通過數(shù)據(jù)總線輸出。

  由于DDR2 SDRAM的存儲空間相對DDR SDRAM有所增加,因此Bank數(shù)目也有所增加。例如,DDR SDRAM單片最大容量為1Gbit,Bank數(shù)目是4,而DDR2 SDRAM單片最大容量為2Gbit,Bank數(shù)目達到了8。DDR SDRAM的Bank數(shù)目最少是2,而DDR2 SDRAM的Bank數(shù)目最少是4。為了提高性能,經(jīng)常需要在一個Bank的操作完成之前插入對下一個Bank的操作。如圖2,在發(fā)出對Bank0的ACT命令之后,無需等待對應的RD AP命令發(fā)出,只用滿足tRRD時間要求,即可發(fā)出對另一個Bank的ACT命令。

  按照這種工作模式,從圖2中可以發(fā)現(xiàn),對Bank2的ACT命令實際上延遲了一個時鐘周期,該命令本來應該在RD AP(Bank 0)的位置出現(xiàn),但由于RD AP(Bank 0)命令已經(jīng)出現(xiàn)在該時鐘周期(占用了地址總線,以發(fā)出Column地址),從硬件信號上來說,即在這個周期已經(jīng)使能了CAS#信號,所以無法使能對應另一個Bank的RAS#信號,因此只能延時一個時鐘周期。其結果是,本來應該是流水線式的數(shù)據(jù)輸出流被打斷,Bank1的數(shù)據(jù)輸出后,需要等待一個時鐘周期,Bank2的數(shù)據(jù)才得到輸出。數(shù)據(jù)流間隙的出現(xiàn),將影響芯片的性能。

上拉電阻相關文章:上拉電阻原理


關鍵詞: 思科 DDR2 SDRAM

評論


相關推薦

技術專區(qū)

關閉