首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

基于FPGA的定時同步算法設計

  • 摘要 文中對適用于高速突發(fā)通信的基于數(shù)字濾波平方的定時同步算法進行了研究。通過對在高速數(shù)據(jù)傳輸通信中,該定時同步環(huán)路的定時誤差估計模塊進行并行結(jié)構(gòu)實現(xiàn),大幅降低了系統(tǒng)對于時鐘的要求,且更加易于實現(xiàn);將文中所提定時控制部分與其他文獻中的方法做了對比,表明所用方法可以達到更好的效果。最后進行的Matlab仿真以及硬件實現(xiàn),結(jié)果表明,該環(huán)路可以實現(xiàn)突發(fā)與非突發(fā)情況下的高速數(shù)傳定時同步。 目前,數(shù)字通信系統(tǒng)正向高速全數(shù)字化方向發(fā)展。在全數(shù)字接收機定時同步中,主要包括兩個關(guān)鍵點:定時誤差估計和定時控制。傳統(tǒng)的定時
  • 關(guān)鍵字: FPGA  Gardner  

一種基于FPGA的QC_LDPC碼的譯碼器設計

  • 摘要 針對QC_LDPC碼的短環(huán)對碼性能的重要影響,采用了1種圍數(shù)為8的QC_LDPC碼設計。算法首先分別對3個不同的子矩陣進行移位運算,每個子矩陣分別與它們移位后生成的子矩陣共同組合形成1個新的子矩陣,然后再將新生成的3個子矩陣組合成1個矩陣構(gòu)成基陣,最后將該矩陣轉(zhuǎn)置后用單位矩陣及其移位矩陣隨機擴展即可得到所需校驗矩陣。根據(jù)該校驗矩陣的特殊結(jié)構(gòu),采用分層迭代譯碼算法,選用Altera公司的Stratix III系列FPGA,實現(xiàn)碼率為1/2、碼長為3456的正規(guī)(3,6)QC_LDPC碼譯碼器的布局布線
  • 關(guān)鍵字: FPGA  QC_LDPC  

DSP編程技巧之11-揭開編譯器神秘面紗之文件、目錄與擴展名

  •   前面講了很多次和優(yōu)化、匯編這些相關(guān)的選項,如果以前接觸這些概念少的話,難免是云里霧里迷惑半天,需要多多練習、嘗試才能加深理解。所以這次換一些容易理解的,包括文件類型、目錄結(jié)構(gòu)、擴展名等。這些概念并不新鮮,因為它們組成了操作系統(tǒng)里面最基本的文件管理功能。在一個工程中包含的文件較少的時候,這些元素在編程環(huán)境例如CCS3.3里的管理并不復雜,大不了把所有要用到的文件都拷到同一個目錄下然后添加進工程就行了。但是在更復雜的工程和更高級版本的編程環(huán)境里,例如在CCS5.x甚至剛剛推出的CCS6.x里,工程的管理看
  • 關(guān)鍵字: DSP  嵌入式  匯編器  

基于FPGA的北斗QPSK信號調(diào)制器設計

  • 摘要 為研制北斗衛(wèi)星導航模擬信號源,設計實現(xiàn)了北斗QPSK信號調(diào)制器。文中在分析了北斗衛(wèi)星導航系統(tǒng)B1頻段信號的正交相移鍵控調(diào)制信號的基礎(chǔ)上,基于軟件無線電的思想,在FPGA硬件平臺上實現(xiàn)了QPSK信號調(diào)制器,通過功率譜測試,QPSK解調(diào)和簡單串口信息傳輸,驗證了調(diào)制解調(diào)硬件單元的正確性。 北斗衛(wèi)星導航系統(tǒng)(BeiDou Navigation SatelliteSystem)是我國正在實施的自主研發(fā)、完全獨立運行的全球衛(wèi)星導航系統(tǒng),有著廣泛的應用前景。北斗衛(wèi)星導航系統(tǒng)信號采用正交相移鍵控(QPSK)調(diào)制
  • 關(guān)鍵字: FPGA  QPSK  

基于TMS320C6455的外部FLASH自動加載設計

  • 摘要 為實現(xiàn)數(shù)字信號處理器的加栽,介紹了的各種加載模式,尤其是對外部ROM的引導方式,以及一種無需數(shù)據(jù)轉(zhuǎn)換即可通過數(shù)據(jù)加載將用戶程序?qū)懭隖lash的方法。以TMS320C6455為例,同時結(jié)合LED燈閃爍實例驗證自動加載的可行性。 數(shù)字信號處理器(DSP)在數(shù)字信號處理中有著廣泛的應用,尤其是與FPGA結(jié)合的設計,增加了應用的靈活性和可升級性,能夠充分發(fā)揮其信號處理的優(yōu)越性。在設計以DSP為處理器的信號處理模塊時,DSP的加載方式是必須考慮的問題。本文將以TMS320C6455為例來研究DSP的自動加載
  • 關(guān)鍵字: DSP  MS320C6455  

一種基于DM648和FPGA構(gòu)架的圖像處理方案

  • 摘要:介紹了一種基于DM648和FPGA構(gòu)架的圖像處理方案,闡述了圖像處理模塊的組成原理和結(jié)構(gòu),并對模塊內(nèi)部電路設計和FPGA內(nèi)部圖像處理邏輯進行了重點介紹。木文設計的圖像處理模塊能夠支持對高清視頻圖像的切割、縮放、疊加和切換等算法處理。 隨著數(shù)字化時代的到來,視頻圖像處理作為數(shù)字化的重要組成部分越來越重要,特別是對高清視頻的處理技術(shù)已經(jīng)成為業(yè)界的研究熱點。本文針對視頻處理技術(shù)的特點提出了一種支持多種視頻輸入輸出接口的視頻圖像處理硬件解決方案。 1 總體結(jié)構(gòu)及硬件設計 1.1 總體結(jié)構(gòu) 本文設計的
  • 關(guān)鍵字: FPGA  DM648  

Altera客戶樹立業(yè)界里程碑—采用Stratix 10 FPGA和SoC,內(nèi)核性能提高了兩倍

  •   Altera公司 (Nasdaq: ALTR)于2014年5月7日宣布,與前一代高性能可編程器件相比,Stratix? 10 FPGA和SoC客戶設計的內(nèi)核性能成功提高了兩倍。Altera與幾家早期試用客戶在多個市場領(lǐng)域密切合作,使用Stratix 10性能評估工具測試了他們的下一代設計??蛻羲w會到的FPGA內(nèi)核性能突破源自Intel 14 nm三柵極工藝技術(shù)以及革命性的Stratix 10 HyperFlex?體系結(jié)構(gòu)。   HyperFlex是Altera為Strati
  • 關(guān)鍵字: Altera  FPGA  SoC  

大屏幕技術(shù)新趨勢:技術(shù)過剩與技術(shù)轉(zhuǎn)移

  • 技術(shù)已經(jīng)不再是大屏幕行業(yè)最核心的驅(qū)動力,雖然技術(shù)的力量依然強大,但是更多的競爭元素將產(chǎn)生重大影響。
  • 關(guān)鍵字: ARM  DSP  

基于FPGA和CAN總線的飛行模擬器通信接口設計

  • 摘要:在飛行模擬器的設計中,為了使數(shù)據(jù)能夠快速有效地在飛行模擬器的各個模塊之間進行高速傳遞,提出了一種使用FPGA作為CAN總線節(jié)點結(jié)構(gòu)中的核心處理器的設計方法,并完成了飛行模擬器通信接口的軟硬件設計。采用Verilog HDL進行編程,能夠完成對SJA1000總線控制器的有效讀寫。實際測試表明,相較于單片機作為處理器,本設計可擴展性好,易于修改和移植,能降低模擬器成本。 飛行模擬器是現(xiàn)代飛行員訓練的必需設備,它是一種由計算機實時控制、多系統(tǒng)協(xié)調(diào)工作、能模擬真實飛行環(huán)境的模擬設備。相較于利用飛機的飛行訓
  • 關(guān)鍵字: FPGA  CAN  

DSP編程技巧之10-揭開編譯器神秘面紗之匯編器選項

  •   在DSP的編程中,雖然C編譯器的效率很高,使得我們可以使用C/C++完成大部分的編程工作,例如對運算的實時性要求不是特別高的算法工作,比如PWM產(chǎn)生、電機的控制等等;但是一些對實時性要求非常高的算法,例如FFT、IFFT、除法/正余弦/反正切(編譯器調(diào)用多條語句實現(xiàn)對ROM中數(shù)學表的調(diào)用,例如除法用到了十幾條跳轉(zhuǎn)、賦值指令)等,仍然需要使用匯編語言才能實現(xiàn)最優(yōu)的運行效率;對于一些特殊操作,例如某些bootloader、某些特殊寄存器的讀取/賦值,特別是一些CPU寄存器的賦值,也需要使用匯編語言才能完成
  • 關(guān)鍵字: DSP  嵌入式  匯編器  

FPGA對可穿戴及移動具有天然優(yōu)勢

  •   可穿戴幾乎是全新的領(lǐng)域,它們所需的基本元器件業(yè)界都已有,但是真正去實現(xiàn)的時候,無論手環(huán)、手表、眼鏡等五花八門的產(chǎn)品,標準還沒有定下來,而且其概念和應用還在擴展,例如用于企業(yè)內(nèi)部的管理、生產(chǎn)線(像考核工人的違章)等。
  • 關(guān)鍵字: FPGA  MCU  京微雅格  201405  

SPB嵌入式音頻處理系統(tǒng)設計

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
  • 關(guān)鍵字: FPGA  SPB  連接器  NanoBoard3000  AltiumDesigner  

一款嵌入式數(shù)字存儲示波器設計方案

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
  • 關(guān)鍵字: ILI9230  FPGA  數(shù)據(jù)處理  數(shù)字存儲示波器  TMS320F2812  

基于FPGA的嵌入式音頻處理系統(tǒng)設計

  • FPGA嵌入式設計中,常通過軟件編程的方式來訪問或者控制某些外圍設備.電路設計軟件Altium Designer的軟件平臺構(gòu)建器(SPB)是一個包含了用于創(chuàng)建復雜軟件系統(tǒng)所需的所有驅(qū)動和服務程序的軟件構(gòu)架.SPB中的軟件IP模塊可以屏蔽底層細節(jié),為FPGA嵌入式設計的快速開發(fā)提供便利,提高研發(fā)效率.介紹了基于SPB的FPGA嵌入式設計關(guān)鍵技術(shù),并在智能開發(fā)平臺NanoBoard 3000上實現(xiàn)了基于SPB的嵌入式音頻處理系統(tǒng)設計. 0 引言 FPGA(Field Programmable Gate A
  • 關(guān)鍵字: FPGA  NanoBoard  

FPGA牛人的經(jīng)驗分享

  •   這里我談談我的一些經(jīng)驗和大家分享,希望能對IC設計的新手有一定的幫助,能使得他們能少走一些彎路!   在IC工業(yè)中有許多不同的領(lǐng)域,IC設計者的特征也會有些不同。在A領(lǐng)域的一個好的IC設計者也許會花很長時間去熟悉B領(lǐng)域的知識。在我們職業(yè)生涯的開始,我們應該問我們自己一些問題,我們想要成為怎樣的IC設計者?消費?PC外圍?通信?微處理器或DSP?等等?   IC設計的基本規(guī)則和流程是一樣的,無論啥樣的都會加到其中。HDL,FPGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識。因此我們遇到的
  • 關(guān)鍵字: FPGA  嵌入式  
共9873條 185/659 |‹ « 183 184 185 186 187 188 189 190 191 192 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

DSP+FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473