實驗一:一位半加器
1. 實驗目的
2. 實驗任務
設計一個1位半加器電路,然后在實驗板上實現(xiàn)自己設計的邏輯電路,并驗證是否正確。
加法器是邏輯運算電路中最基礎的組成單元。將如果不考慮有來自低位的進位, 將兩個二進制數(shù)相加, 稱為半加, 實現(xiàn)半加的電路叫做半加器。1位半加器每次對兩個1位的二級制數(shù)進行相加。按照二進制加法運算規(guī)則, 可以得到如下表4-1所示的半加器真值表。
sum = A’B + AB’ = A⊕B
CO = AB
程序清單halfadder.v
module halfadder ( input A, //第一個加數(shù)a input B, //第二個加數(shù)b output sum, //a與b的加和 output co //a與b的進位 ); xor (sum, A, B) ; //門電路XOR (輸出, 輸入1, 輸入2) and (co, A, B) ; //門電路AND (輸出, 輸入1, 輸入2) endmodule
*博客內(nèi)容為網(wǎng)友個人發(fā)布,僅代表博主個人觀點,如有侵權(quán)請聯(lián)系工作人員刪除。