首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

使用FPGA實現(xiàn)低成本汽車多總線橋接

  • 引言汽車中的電子系統(tǒng)持續(xù)快速增長,因此對比一下汽車電子發(fā)展和消費類電子便攜式產(chǎn)品的發(fā)展將會大有啟發(fā)。如...
  • 關鍵字: FPGA  低成本  多總線橋接  

一種基于DSP的并行信號處理系統(tǒng)的設計

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
  • 關鍵字: DSP  并行信號  系統(tǒng)設計  

深層解析FPGA

  • 概覽高端設計工具很少有甚至是沒有硬件設計技術的工程師和科學家提供現(xiàn)場可編程門陣列(FPGA)。無論你使用圖形化設計程序,ANSI C語言還是VHDL語言,如此復雜的合成工藝會不禁讓人去想FPGA真實的運作情況。在這個芯
  • 關鍵字: FPGA    

CEVA助力凌陽科技批量出貨新型家庭娛樂SoC芯片

  • 全球領先的硅產(chǎn)品知識產(chǎn)權(SIP)平臺解決方案和數(shù)字信號處理器(DSP)內(nèi)核授權廠商CEVA公司宣布,凌陽科技有限公司(Sunplus Technology Co., Ltd.)已經(jīng)實現(xiàn)采用CEVA-TeakLite-III DSP進行高清音頻處理的系列家庭娛樂SoC產(chǎn)品批量出貨。
  • 關鍵字: CEVA  凌陽科技  DSP  

Altera為功能安全包縮短設計時間 降低認證風險

  • Altera公司 (Nasdaq: ALTR)日前宣布,為汽車、工業(yè)、醫(yī)療和國防應用提供更新后的功能安全包。Altera的2012功能安全包支持更多的器件,并且增強了軟件支持,客戶采用Cyclone? IV FPGA開發(fā)安全關鍵設計時,降低了認證風險,并且符合最新的安全規(guī)范。更新后的功能安全包加速客戶的認證過程,支持開發(fā)人員大幅度縮短其開發(fā)時間。
  • 關鍵字: Altera  FPGA  

萊迪思將參展中國安博會展出安防和監(jiān)控解決方案

  • 萊迪思半導體公司(NASDAQ: LSCC)日前宣布將參展于12月3日至6日在中國北京舉辦的中國國際社會公共安全產(chǎn)品博覽會(China Security Expo),屆時將展出幾款新的基于FPGA的攝像機設計。即將展出的這幾款攝像機解決方案是與萊迪思合作伙伴組織共同開發(fā)。萊迪思的展臺位于展館E1的Y13-14。
  • 關鍵字: 萊迪思  FPGA  傳感器  

SatixFy獲CEVA-XC DSP授權許可用于寬帶衛(wèi)星應用

  • 全球領先的硅產(chǎn)品知識產(chǎn)權(SIP)平臺解決方案和數(shù)字信號處理器(DSP)內(nèi)核授權廠商CEVA公司宣布,專業(yè)開發(fā)高成本效益衛(wèi)星通信SoC器件的無晶圓廠半導體企業(yè)SatixFy公司已經(jīng)獲得CEVA-XC DSP授權許可,助力其最新的衛(wèi)星基帶SoC產(chǎn)品,目標是為固定和移動寬帶市場帶來價格相宜的高性能衛(wèi)星通信功能。
  • 關鍵字: SatixFy  寬帶衛(wèi)星  SoC  DSP  

Altera宣布業(yè)界首款支持FPGA的OpenCL工具

  • Altera公司(Nasdaq: ALTR) 日前宣布,提供FPGA業(yè)界的第一款用于OpenCL? 的軟件開發(fā)套件(SDK) (開放計算語言) 的軟件開發(fā)套件,它結合了FPGA強大的并行體系結構以及OpenCL并行編程模型。利用這一SDK,熟悉C語言的系統(tǒng)開發(fā)人員和編程人員能夠迅速方便的在高級語言環(huán)境中開發(fā)高性能、高功效、基于FPGA的應用。
  • 關鍵字: Altera  FPGA  OpenCL  

UHF RFID讀寫器編解碼模塊的FPGA實現(xiàn)

  • 本文首先對EPC C1G2協(xié)議中的相關內(nèi)容作了簡要介紹,對編解碼系統(tǒng)的架構以及各個組成模塊的FPGA實現(xiàn)作了重點說明,最后給出了Modelsim軟件仿真結果,以及在讀寫器工作時使用Signaltap邏輯分析儀抓取的數(shù)據(jù)。
  • 關鍵字: FPGA  UHF RFID  EPC C1G2協(xié)議  編解碼  FM0  miller碼  

解決SoC FPGA設計難題

  • 主要FPGA供應商已經(jīng)開始銷售集成了硬核處理器內(nèi)核的低成本FPGA器件,SoC類FPGA器件最終會成為主流。為能夠充分發(fā)揮所有重要FPGA的靈活性,這些器件提供了FPGA設計人員和軟件工程師還不熟悉的新特性。設計人員需要考慮
  • 關鍵字: FPGA  SoC    

基于FPGA的一種高速圖形幀存設計

  • 幀存是圖形處理器與顯示設備之間的數(shù)據(jù)通道,所有要顯示的圖形數(shù)據(jù)首先是存放在幀存之中,然后才送出去顯示的,因此幀存的設計是圖形顯示系統(tǒng)設計的一個關鍵。傳統(tǒng)上,可以用來設計幀存的存儲器件有多種,如DRAM、VR
  • 關鍵字: FPGA      

FPGA構成3/3相雙繞組感應發(fā)電機勵磁控制系統(tǒng)

  • FPGA構成3/3相雙繞組感應發(fā)電機勵磁控制系統(tǒng) 1系統(tǒng)簡介3/3相雙繞組感應發(fā)電機帶有兩個繞組:勵磁補償繞組和功率繞組,如圖1所示。勵磁補償繞組上接一個電力電子變換裝置,用來提供感應發(fā)電機需要的無功功率,使功率繞
  • 關鍵字: FPGA  雙繞組  感應發(fā)電機  勵磁控制    

基于FPGA的幀同步提取方法的研究

  • 在可靠的通信系統(tǒng)中,要保證接收端能正確解調出信息,必須要有一個同步系統(tǒng),以實現(xiàn)發(fā)送端和接收端的同步,因此同步提取在通信系統(tǒng)中是至關重要的。一個簡單的接收系統(tǒng)框圖如圖1所示。 本文介紹一種基于現(xiàn)場可編程門
  • 關鍵字: FPGA  幀同步  法的研究    

DSP處理器與FLASH存儲器的接口的設計

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
  • 關鍵字: DSP  處理器  Flash存儲器  接口  

免費的 I/O:改進 FPGA 時鐘分配控制(圖)

  •   同步數(shù)字系統(tǒng)中的時鐘信號(如遠程通信中使用的)為系統(tǒng)中的數(shù)據(jù)傳送定義了時間基準。一個時鐘分配網(wǎng)絡由多個時鐘信號組成,由一個點將所有信號分配給需要時鐘信號的所有組件。因為時鐘信號執(zhí)行關鍵的系統(tǒng)功能,很顯然應給予更多的關注,不僅在時鐘的特性(即偏移和抖動)方面,還有那些組成時鐘分配網(wǎng)絡的組件。   FPGA開發(fā)團隊不斷面臨過于繁瑣、復雜的時鐘網(wǎng)絡的挑戰(zhàn)。各種因素,包括不斷增加的I/O需求、降低成本的要求和減少印刷電路板設計更改的需要,迫使設計人員重新審視時鐘網(wǎng)絡。本文將探討FPGA時鐘分配控制方面的挑戰(zhàn)
  • 關鍵字: FPGA  時鐘  
共9888條 247/660 |‹ « 245 246 247 248 249 250 251 252 253 254 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473