關(guān) 閉

新聞中心

EEPW首頁 > 工控自動(dòng)化 > 新品快遞 > Altera電機(jī)控制提高系統(tǒng)集成度、可擴(kuò)展的性能和靈活性

Altera電機(jī)控制提高系統(tǒng)集成度、可擴(kuò)展的性能和靈活性

—— 基于FPGA的可擴(kuò)展電機(jī)控制設(shè)計(jì)平臺(tái)包括芯片驅(qū)動(dòng)參考設(shè)計(jì)、軟件和IP以及硬件開發(fā)板
作者: 時(shí)間:2012-11-13 來源:電子產(chǎn)品世界 收藏

  公司(NASDAQ: ALTR)日前宣布,新的開發(fā)工作臺(tái)前所未有的提高了系統(tǒng)設(shè)計(jì)的系統(tǒng)集成度和靈活性,而且性能還可以擴(kuò)展,同時(shí)大幅度縮短開發(fā)時(shí)間,降低風(fēng)險(xiǎn)。工作臺(tái)包括一組可定制的單軸和多軸芯片驅(qū)動(dòng)參考設(shè)計(jì),以及系列硬件開發(fā)板,結(jié)合系統(tǒng)和軟件設(shè)計(jì)方法,滿足下一代驅(qū)動(dòng)系統(tǒng)的多種需求。將在2012年11月27號(hào)至29號(hào)德國紐倫堡舉行的SPS IPS Drives上演示這一工作臺(tái),展位是3廳405號(hào)。

本文引用地址:http://2s4d.com/article/138819.htm

  工作臺(tái)充分發(fā)揮了 Cyclone  IV和Cyclone V 中數(shù)字信號(hào)處理(DSP)硬件和軟核嵌入式CPU的功能,采用Altera Cyclone V SoC 的硬件處理器子系統(tǒng)(HPS)的ARM  Cortex-A9 MPCore處理器,靈活的對(duì)硬件和軟件進(jìn)行最佳功能劃分,幫助設(shè)計(jì)人員滿足其特殊的最終應(yīng)用性能需求?! ?/p>

 

  Altera工業(yè)業(yè)務(wù)高級(jí)經(jīng)理Christoph Fritsch評(píng)論說:“在電機(jī)控制應(yīng)用中,Altera電機(jī)控制開發(fā)工作臺(tái)結(jié)合了靈活的高性能Altera低成本硅片以及高效能系統(tǒng)級(jí)設(shè)計(jì)流程,使高性能芯片驅(qū)動(dòng)成為現(xiàn)實(shí)。通過提供包括工具、IP、開發(fā)板和設(shè)計(jì)方法在內(nèi)的集成電機(jī)控制解決方案,結(jié)合我們的工業(yè)以太網(wǎng)和功能安全產(chǎn)品,設(shè)計(jì)人員能夠迅速開發(fā)獨(dú)具優(yōu)勢(shì)的驅(qū)動(dòng)平臺(tái),很容易對(duì)平臺(tái)進(jìn)行調(diào)整以滿足今后不斷變化的系統(tǒng)需求。”

  電機(jī)控制開發(fā)工作臺(tái)提供系統(tǒng)級(jí)開發(fā)環(huán)境,在中集成了加速低延時(shí)控制環(huán),支持設(shè)計(jì)人員使用高級(jí)軟件算法實(shí)現(xiàn)系統(tǒng)管理和高級(jí)控制功能,從而提高設(shè)計(jì)人員的效能。工作臺(tái)支持MATLAB/Simulink中基于模型的設(shè)計(jì)方法,能夠開發(fā)需要大量DSP的電機(jī)控制環(huán),例如,現(xiàn)場定位控制所使用的控制環(huán)。通過Altera的DSP Builder和Qsys系統(tǒng)級(jí)設(shè)計(jì)工具實(shí)現(xiàn)FPGA中協(xié)處理器的最佳映射,以及與運(yùn)行在集成處理器中的軟件的無縫集成。

  供貨信息

  將于2012年12月提供Altera電機(jī)控制開發(fā)工作臺(tái)。



關(guān)鍵詞: Altera FPGA 電機(jī)控制

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉