新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > 20nm的價值: 繼續(xù)領先一代

20nm的價值: 繼續(xù)領先一代

作者: 時間:2012-11-14 來源:電子產品世界 收藏

  關于摩爾定律的經濟活力問題,有很多的討論。在過去的一年中,20nm節(jié)點進入到這個辯論的前沿和中心。無論說辭如何,包括在內的行業(yè)領導在20nm研發(fā)上的積極推動都沒有停止。只有一個原因可以解釋這些行業(yè)領導者的積極行動:20nm為創(chuàng)造更高的客戶價值提供了巨大的機會,比如,它使其客戶能夠應用到領先其領先競爭對手整整一代的產品系列,而且將為他們提供比以往任何時候都更具吸引力的ASIC和ASSP可編程替代方案。

本文引用地址:http://2s4d.com/article/138861.htm

  正在打造20nm All Programmable 產品系列,專門滿足下一代的、更加“智能”、集成度更高、亟需更高帶寬的系統(tǒng)。這些應用包括: 1)智能Nx100G - 400G有線網絡;2)LTE高級無線基站部署智能自適應天線、認知無線電技術、基帶和回程設備3)高吞吐量、低功耗的數據中心存儲、智能網絡和高度集成的低時延應用加速;4)圖像/視頻處理以及面向新一代顯示、專業(yè)攝像機、工廠自動化、高級汽車駕駛員輔助和監(jiān)視系統(tǒng)的嵌入式視覺;以及5)面向幾乎所有可以想象到的應用的尖端連接技術。

  在20nm保持領先一代的地位

  為了解20nm所帶給賽靈思產品和客戶應用的真正價值,首先必須了解其在28nm技術創(chuàng)新上所實現的的超越節(jié)點的價值。對賽靈思來說,進入20nm, 并不是傳統(tǒng)的簡單地遷移到下一個節(jié)點,它已經在28nm時代推出了眾多的創(chuàng)新,率先推出了全球行業(yè)第一個商用的All Programmable IC和。所有這些已經開始發(fā)售的All Programmable 器件,采用了所有形式的可編程技術,遠遠超出硬件可編程的范疇,實現了軟件可編程,超出了數字進入了模擬混合信號(AMS),超出了單芯片發(fā)展到了多芯片的 IC。這種新一代器件所帶來的價值現在已經被數百家的客戶所證明?! ?/p>

 

  在20nm,賽靈思目前正在開發(fā)其第二代 IC技術,以及下一代的技術。相比于競爭對手,賽靈思擁有多年前率先創(chuàng)新的先發(fā)優(yōu)勢。其中包括FPGA性能/瓦的突破,與客戶一起更好微調的更成熟的和3D IC技術,與其下一代Vivado設計套件“協同優(yōu)化”的器件。賽靈思在系統(tǒng)中重新定義了高性能收發(fā)器的設計和優(yōu)化。這讓賽靈思能夠更有效地把20nm的附加價值引入領先的和業(yè)經證明的28nm技術之中,讓客戶的創(chuàng)新繼續(xù)保持領先一代。

  從28nm到20nm FPGA進一步優(yōu)化性能/瓦

  28nm 7系列FPGA的創(chuàng)新,把工藝技術上的創(chuàng)新(與臺積電(TSMC)共同開發(fā)的高性能低功耗(HPL)技術)與針對最小化靜態(tài)和動態(tài)功耗、最大化主要構建模塊性能的眾多優(yōu)化完美結合,讓賽靈思能夠提供超越節(jié)點的性能/瓦價值優(yōu)勢。與此同時,賽靈思還能夠提供最高的I/O、DDR和收發(fā)器帶寬,以及針對系統(tǒng)內信道優(yōu)化的業(yè)界最佳的收發(fā)器自適應均衡器。

  8系列FPGA為賽靈思在20nm繼續(xù)保持領先一代的地位奠定了基礎。這些器件將利用與臺積電的28nm HPL工藝性能/瓦特征相似的20nm SoC工藝。將系統(tǒng)級性能提升2倍,內存帶寬擴大2倍,總功耗降低50%,邏輯功能集成和關鍵系統(tǒng)建模加速1.5倍多。設計人員在高性能應用中,可以用到更高的速度架構及第二代專為系統(tǒng)而優(yōu)化的收發(fā)器。而LTE無線、DSP和圖像/視頻應用的開發(fā)人員,可以利用其更快的DSP, BRAM和DDR4內存接口。所有應用都將受益于賽靈思的下一代路由體系結構,可以輕松地擴展超過90%的資源利用率??,實現更高的結果質量及更快的設計收斂。

  第一代到第二代All ProgrammableSoC

  賽靈思的28nmZynq-7000 All Programmable SoC是行業(yè)第一個硬件、軟件和I/O均可編程的器件。通過實現雙核ARM®A9嵌入式系統(tǒng)、DSP、邏輯和主流AMS功能的集成,讓賽靈思能夠再次為行業(yè)提供領先一代的系統(tǒng)性能、集成度和低功耗

  為在20nm繼續(xù)居于領先一代的地位,賽靈思將借助一個新的異構處理系統(tǒng),有效地提供更高的系統(tǒng)性能。這個嵌入式系統(tǒng)將被用超過 2倍的互連帶寬耦合到下一代FPGA架構中。在芯片上的模擬混合信號性能將翻一番,同時可編程I/O將隨著下一代DDR4和PCI Express®接口而升級。這種新級別的嵌入式處理性能和I/O帶寬被賦予SoC級的功耗和安全管理。第二代All Programmable SoC將實現最高水平的可編程系統(tǒng)集成,并滿足最嚴格的的系統(tǒng)級規(guī)格。


上一頁 1 2 下一頁

關鍵詞: 賽靈思 FPGA SoC 3D

評論


相關推薦

技術專區(qū)

關閉