首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

基于高精度Σ-ΔADC和DSP的廣播級數字音頻延時器

  • 音頻延時器可用于廣播電臺直播節(jié)目,它將音頻信號延時一段時間后播出,以避免主持人的口誤或聽眾熱線中聽眾的一 ...
  • 關鍵字: 基于高精度  Σ-ΔADC  DSP  數字音頻  延時器  

基于IP核的FPGA 設計方法

  • 幾年前設計專用集成電路(ASIC) 還是少數集成電路設計工程師的事, 隨著硅的集成度不斷提高,百萬門的ASIC 已不難實現(xiàn), 系統(tǒng)制造公司的設計人員正越來越多地采用ASIC 技術集成系統(tǒng)級功能(System L evel In tegrete - SL
  • 關鍵字: FPGA  IP核  設計方法    

DSP實現(xiàn)DTMF信號發(fā)生器的關鍵技術

  • 概述·DTMF信號發(fā)生器將按鍵或數字信號轉化成雙音信號?!TMF信號檢測器雙音信號中的信息。·下圖是一...
  • 關鍵字: DSP  DTMF  信號發(fā)生器  

HDTV接收機中Viterbi譯碼器的FPGA實現(xiàn)

  • 高清晰度數字電視HDTV技術是當今世界上最先進的圖像壓縮編碼技術和數字通信技術的結合。它代表一個國家的科...
  • 關鍵字: HDTV  FPGA  譯碼器  

Altera率先在28nm FPGA上測試復數高性能浮點DSP設計

  •   Altera公司30日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復數高性能浮點數字信號處理(DSP)設計。獨立技術分析公司Berkeley設計技術有限公司(BDTI)驗證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點DSP設計流程,同時驗證了要求較高的浮點DSP應用的性能。   Altera的浮點DSP設計流程經過規(guī)劃,能夠快速適應可參數賦值接口的設計更改,其工作環(huán)境包括來自MathWorks
  • 關鍵字: Altera  FPGA  DSP  

基于FPGA的短幀Turbo譯碼器的實現(xiàn)

  • 基于FPGA的短幀Turbo譯碼器的實現(xiàn),Turbo碼雖然具有優(yōu)異的譯碼性能,但是由于其譯碼復雜度高,譯碼延時大等問題,嚴重制約了Turbo碼在高速通信系統(tǒng)中的應用。因此,如何設計一個簡單有效的譯碼器是目前Turbo碼實用化研究的重點。本文主要介紹了短幀Tur
  • 關鍵字: 實現(xiàn)  Turbo  FPGA  基于  

基于CPLD的DSP人機接口模塊的設計

  • 基于CPLD的DSP人機接口模塊的設計,CPLD(Complex programmable Logic Device,復雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎上發(fā)展而來的,具有多種工作方式和高集成、高速、高可靠性等明顯的特點。在超高速領域和實時測控方面有非常廣泛的應用,日前的C
  • 關鍵字: 模塊  設計  接口  人機  CPLD  DSP  基于  

基于CAN總線的DSP芯片程序的受控加載實現(xiàn)

  • 基于CAN總線的DSP芯片程序的受控加載實現(xiàn),該技術使對DSP芯片程序的加載可以脫離仿真器而直接受控于列車的主控機#65377;該技術可靠性高#65380;使用靈活方便,具有很強的實用性#65377;磁懸浮列車上有很多基于DSP芯片的模塊和系統(tǒng)#65377;目前, DSP芯片程序的
  • 關鍵字: 受控  加載  實現(xiàn)  程序  芯片  CAN  總線  DSP  基于  

DSP+FPGA結構在雷達模擬系統(tǒng)中的應用

  • 1 引言隨著信息技術革命的深入和計算機技術的飛速發(fā)展,低速、低可靠性的單片機以及小規(guī)模的集成電路已經越來越不能滿足需要,正逐漸被DSP與可編程邏輯器件(如FPGA、CPLD)所取代。一方面,數字信號處理技術逐漸地發(fā)展
  • 關鍵字: FPGA  DSP  雷達模擬  系統(tǒng)    

利用平臺FPGA器件進行多媒體、視頻和圖像應用設計

  • 當今生活的時代,多媒體通信的出現(xiàn)和流行是大勢所趨。隨著數字電視(DTV)、IP視頻傳輸、數字相機、無線視頻、醫(yī)療圖像和視頻監(jiān)控等應用的興起,目前提供音頻和數據服務的許多系統(tǒng)都會隨實時視頻技術的應用而有不同程度
  • 關鍵字: FPGA  器件  多媒體  視頻    

面向FPGA的EDA工具突破復雜性屏障

  • FPGA器件不僅提供可與許多ASIC器件媲美的運行速度和門電路容量,而且促進了EDA工具在該市場中的發(fā)展。要點FPGA 提供單片系統(tǒng)設計需要的功能。多數 FPGA 廠商提供自己的開發(fā)支持軟件。靈活地以多個廠商的器件為目標的
  • 關鍵字: FPGA  EDA    

基于DSP和ARM9的汽車縱向碰撞預警系統(tǒng)設計

  • 引言利用圖像傳感器感知前方道路交通環(huán)境與障礙物位置,實現(xiàn)安全車距測量,對處于碰撞危險的汽車及時報警有利于減少交通事故,提高道路交通安全。由于理論計算的安全車距首先要以保障安全為前提,經常與駕駛員在行駛
  • 關鍵字: ARM9  DSP  汽車  碰撞預警    

飛思卡爾宏蜂窩產品完善QorIQ Qonverge片上基站組合

  • 飛思卡爾在其QorIQ Qonverge產品線上增加了宏蜂窩片上系統(tǒng)解決方案,推出了業(yè)界首個基于通用架構的片上基站組合。飛思卡爾新的 QorIQ Qonverge B4420 基帶處理器可提供較高的吞吐量,允許最多 250 位用戶同時進行多模操作,且支持LTE、LTE高級和WCDMA(HSPA+)標準。
  • 關鍵字: 飛思卡爾  B4420  宏蜂窩  DSP  201210  

Altera公開下一代20nm產品創(chuàng)新技術細節(jié)

  • 不久前,Altera公司公開了在其下一代20nm產品中規(guī)劃的幾項關鍵創(chuàng)新技術,通過在20 nm的體系結構、軟件和工藝的創(chuàng)新,支持更強大的混合系統(tǒng)架構的開發(fā)。日前,Altera公司資深副總裁首席技術官Misha Burich博士專程來到北京,詳細介紹了創(chuàng)新技術的細節(jié)。
  • 關鍵字: Altera  20nm  FPGA  201210  

基于FPGA的雙圖像傳感器設計方案

  • 摘要:本文介紹了在Lattice FPGA平臺上實現(xiàn)的雙圖像傳感器設計方案。該方案通過處理兩個圖像傳感器的數據來對改善最終的圖像數據。
  • 關鍵字: Lattice  FPGA  圖像傳感器  201210  
共9888條 249/660 |‹ « 247 248 249 250 251 252 253 254 255 256 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473