fpga soc 文章 進入fpga soc技術(shù)社區(qū)
NVIDIA選擇Agilent93000進行SOC測試
- --通過這一投資,NVIDIA可以滿足不斷增長的圖形處理器單元和PC平臺芯片組需求-- 安捷倫科技公司日前宣布,全球著名的圖片處理器技術(shù)領(lǐng)導者—NVIDIA公司(NASDAQ: NVDA)已經(jīng)購買多部Agilent 93000 Pin Scale系統(tǒng),對圖形處理器單元(GPUs)及介質(zhì)和通信處理器進行生產(chǎn)測試。新購買的Pin Scale系統(tǒng)擴大了NVIDIA的生產(chǎn)測試能力,此外,這些系統(tǒng)能夠與NVIDIA已安裝的93000相互兼容,為測試資源提供了最大的靈
- 關(guān)鍵字: 測試 SoC ASIC
從8位、16位微控制器到ARM處理器
- 作者 Mark Moran, IAR東區(qū)經(jīng)理 前言: ARM7 SoC(Systems-on-chip)價格的下調(diào),給了那些考慮使用此種芯片的嵌入式開發(fā)人員更好的選擇。降價節(jié)省的費用將在短期內(nèi)和長期內(nèi)得到檢驗,同時得到檢驗的還有那些因采用ARM7而對價格下降施壓的其他因素。一些移植的問題也將在選擇開發(fā)軟件時考慮到,短期或長期使用對整個開發(fā)以及最終產(chǎn)品費用的影響。ARM7提供了非常好的機會推動那些原來使用8位或16位機的開發(fā)人員轉(zhuǎn)而使用32位處理器。 “從
- 關(guān)鍵字: ARM Soc
利用APTIX MP3C和Spartan-IIE FPGA實現(xiàn)數(shù)據(jù)系統(tǒng)的
- 隨著數(shù)字電路設計的規(guī)模及復雜程度的提高,對其進行測試試驗證所花費的時間和費用也隨之提高,所以減少測試驗證成本是當前數(shù)字電路設計的關(guān)鍵。
- 關(guān)鍵字: Spartan-IIE APTIX MP3C FPGA
基于FPGA的高級數(shù)據(jù)加密AES中的字節(jié)替換設計
- 介紹AES中的字節(jié)替換算法原理并闡述基于FPGA的設計和實現(xiàn)。為了提高系統(tǒng)工作速度,在設計中應用了流水線技術(shù)。
- 關(guān)鍵字: FPGA AES 數(shù)據(jù)加密 字節(jié)
BittWare用FPGA實現(xiàn)I/O開關(guān)量大于5Gbps
- BittWare是混合(DSP和FPGA)電路板級方案供應商,日前該公司采用ADI的TigerSHARC及Altera的FPGA技術(shù),推出ATLANTiS Rev 2.0(新TigerSHARC使用的高級傳輸鏈路架構(gòu))、I/O切換和處理器件。 ATLANTiS采用FPGA實現(xiàn),便于板外I/O通訊路由和處理,允許系統(tǒng)設計師們設置并動態(tài)連接。所有輸入和輸出均通過ATLANTiS進行路由,每簇通信量大于5GBps。ATLANTiS集成了DSP、PCI橋、PMC接口和I/O外設及板載F
- 關(guān)鍵字: 5Gbps BittWare FPGA I/O
用FPGA控制CLC5958型A/D轉(zhuǎn)換器實現(xiàn)的高速PCI數(shù)據(jù)采集卡
- 詳細介紹CLC5958的內(nèi)部結(jié)構(gòu)和基本用法,提出一種基于FPGA和PCI總線的高速數(shù)據(jù)采集卡設計方案,并通過仿真驗證了該方案的可行性。
- 關(guān)鍵字: 高速 PCI 數(shù)據(jù)采集 實現(xiàn) 轉(zhuǎn)換器 控制 CLC5958 A/D FPGA
多處理器系統(tǒng)芯片設計:IP重用和嵌入式SOC開發(fā)的邏輯方法
- Tensilica公司總裁兼CEO Chris Rowen博士 硅芯片技術(shù)的飛速發(fā)展給SOC設計帶來新的危機。為了保持產(chǎn)品的競爭力,新的通信產(chǎn)品、消費產(chǎn)品和計算機產(chǎn)品設計必須在功能、可靠性和帶寬方面有顯著增長,而在成本和功耗方面有顯著的下降。 與此同時,芯片設計人員面臨的壓力是在日益減少的時間內(nèi)設計開發(fā)更多的復雜硬件系統(tǒng)。除非業(yè)界在SOC設計方面采取一種更加有效和更加靈活的方法,否則投資回報障礙對許多產(chǎn)品來說就簡直太高了。半導體設計和電子產(chǎn)品發(fā)明的全球性步伐將會放緩。 SOC設計團隊會面臨一系列嚴峻
- 關(guān)鍵字: Tensilica SoC ASIC
采用FPGA的低功耗系統(tǒng)設計
- 結(jié)合采用低功耗元件和低功耗設計技術(shù)在目前比以往任何時候都更有價值。隨著元件集成更多功能,并越來越小型化,對低功耗的要求持續(xù)增長。當把可編程邏輯器件用于低功耗應用時,限制設計的低功耗非常重要。本文將討論減小動態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說明如何使功耗最小化。 功耗的三個主要來源是啟動、待機和動態(tài)功耗。器件上電時產(chǎn)生的相關(guān)電流即是啟動電流;待機功耗又稱作靜態(tài)功耗,是電源開啟但I/O上沒有開關(guān)活動時器件的功耗;動態(tài)功耗是指器件正常工作時的功耗。 啟動電流因器件而異
- 關(guān)鍵字: FPGA 嵌入式 消費電子
聯(lián)華選擇Agilent 93000 SOC測試儀
- --全球領(lǐng)先的半導體專工廠采用93000進行高速數(shù)字信號和混合信號測試-- 安捷倫科技日前宣布,聯(lián)華電子已經(jīng)購買一部Agilent 93000 SOC系列測試儀,進行基于結(jié)構(gòu)的高速數(shù)字信號和混合信號測試。聯(lián)華電子將使用93000測試計算設備、PC和游戲控制臺使用的大容量復雜SOC。93000系列能夠擴容及測試廣泛的一系列應用,幫助聯(lián)華電子降低測試成本,加快其客戶的產(chǎn)品開發(fā)周期。 “Agilent 93000提供了混合信號結(jié)構(gòu)測試解決方案,并兼容廣大客戶的高端模塊核心。聯(lián)華電子
- 關(guān)鍵字: 聯(lián)華 SoC ASIC
fpga soc介紹
您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
