fpga soc 文章 進(jìn)入fpga soc技術(shù)社區(qū)
多媒體應(yīng)用需要多處理器SoC的設(shè)計(jì)
- 多媒體應(yīng)用需要多處理器SoC的設(shè)計(jì) 移動電話正成為手持終端娛樂的中心,其同時也可作為復(fù)雜的寬帶無線電話發(fā)揮作用。用戶因?yàn)槠涞臒o線功能而選用移動電話,但一旦隨身攜帶,用戶則進(jìn)一步希望其還能作為PDA、MP3播放器、數(shù)碼相機(jī)、攝像機(jī)、視頻播放機(jī)以及游戲機(jī)等?! ¢_發(fā)這樣的多媒體設(shè)備面臨著巨大的技術(shù)挑戰(zhàn),特別是在服務(wù)質(zhì)量、響應(yīng)性以及電池壽命方面尤為如此。最終的解決方案在于依靠被高度集成到片上系統(tǒng)技術(shù)中的多個處理引擎。 請考慮用戶面臨的以下情境: --消費(fèi)者使用無線電話作為帶耳機(jī)的MP3播
- 關(guān)鍵字: 德州儀器公司 (TI) SoC ASIC
Audio/Video 8模擬卡使SOC/SIP的測試成本降低20%
- Audio/Video 8模擬卡使SOC/SIP的測試成本降低20% 安捷倫科技公司為其93000 SOC系列推出Audio/Video 8模擬卡,這是半導(dǎo)體測試行業(yè)中第一個為真正的并行多站模擬測試提供8個獨(dú)立單元的插卡。Agilent Audio/Video 8卡使消費(fèi)品中使用的蜂窩基帶和其它混合信號SOC/SIP的測試成本降低了20%,如手機(jī)、汽車音響系統(tǒng)、機(jī)頂盒、MP3播放機(jī)和電腦聲卡?! ∨c現(xiàn)有的混合信號SOC測試選項(xiàng)不同,Audio/Video 8不要求用戶對多站測試共享模擬資源或購買額外的插件
- 關(guān)鍵字: 安捷倫科技公司 SoC ASIC
基于C的設(shè)計(jì)方式簡化FPGA/協(xié)處理器混合平臺軟硬件協(xié)同設(shè)計(jì)
- 基于C的設(shè)計(jì)方式簡化FPGA/協(xié)處理器混合平臺軟硬件協(xié)同設(shè)計(jì) 在最近幾年中日益流行在高性能嵌入式應(yīng)用中使用現(xiàn)場可編程門陣列(FPGA)。FPGA已經(jīng)被證明有能力處理各種不同的任務(wù),從相對簡單的控制功能到更加復(fù)雜的算法操作。雖然FPGA在某些功能上比設(shè)計(jì)專用ASIC硬件具有時間和成本上的優(yōu)勢,但在面向軟件應(yīng)用中FPGA比傳統(tǒng)處理器和DSP的優(yōu)勢并沒有體現(xiàn)出來。這很大程度上是由于過去割裂了硬件和軟件開發(fā)工具和方法之間的關(guān)系。 然而最近FPGA在面向軟件設(shè)計(jì)工具方面的發(fā)展,及器件容量的持續(xù)增
- 關(guān)鍵字: FPGA/協(xié)處理器
可動態(tài)重置的PSoC器件瞄準(zhǔn)多種應(yīng)用
- 可動態(tài)重置的PSoC器件瞄準(zhǔn)多種應(yīng)用Cypress的子公司Cypress微系統(tǒng)公司的可編程系統(tǒng)級芯片(PSoC)器件,是面向消費(fèi)、工業(yè)、辦公自動化、電信和汽車應(yīng)用中的大量嵌入式控制功能而開發(fā)的高性能、現(xiàn)場可編程、混合信號陣列?! ypress微系統(tǒng)公司營銷經(jīng)理裘浩介紹說,PSoC與傳統(tǒng)的MCU的區(qū)別主要在于PSoC增加了一個模擬模塊和一個數(shù)字模塊,能完成MCU許多不能完成的工作。模擬模塊主要包含有A/D、D/A轉(zhuǎn)換器、調(diào)制解調(diào)器、濾波器等功能,數(shù)字模塊則包含有定時器、計(jì)數(shù)器、靜區(qū)發(fā)生器、偽隨機(jī)源、CRC
- 關(guān)鍵字: Cypress的子公司 SoC ASIC
賽普拉斯推出體積小、集成度高的PSoC(圖)
- 賽普拉斯推出體積小、集成度高的PSoC(圖) 賽普拉斯半導(dǎo)體公司 的子公司--賽普拉斯微系統(tǒng)公司 (Cypress MicroSystems) 近日宣布:其體積最小、集成度最高的可編程系統(tǒng)級芯片 (PSoC) 混合信號陣列已進(jìn)入批量生產(chǎn)銷售階段。除了4個可配置模擬部件和4個可配置數(shù)字部件之外,CY8C21x34器件還提供了用于程序存儲器的8K字節(jié)快閃存儲器和用于數(shù)據(jù)存儲的512字節(jié)SRAM,從而使其成為對成本敏感的消費(fèi)類和工業(yè)控制應(yīng)用(比如觸摸感應(yīng)控制屏、安全傳感器和控制、智能型溫度、壓力和流量傳感器、
- 關(guān)鍵字: 賽普拉斯半導(dǎo)體公司 SoC ASIC
TI:激發(fā)DSP潛能 瞄準(zhǔn)融合性SoC
- TI:激發(fā)DSP潛能 瞄準(zhǔn)融合性SoC Gene Frantz TI首席戰(zhàn)略科學(xué)家 “ 我認(rèn)為,SoC定義應(yīng)該是將系統(tǒng)或子系統(tǒng)集成到具有多種知識產(chǎn)權(quán)的單芯片上,同時還必須適用于模擬、數(shù)字與RF的通用工藝,有連接組件的簡單接口,同時具備終端設(shè)備系統(tǒng)技術(shù)?!薄 〔痪们?,德州儀器(TI)迎來了公司成立75周年的慶典,繼創(chuàng)造了輝煌的歷史之后,TI董事會主席湯姆
- 關(guān)鍵字: 激發(fā)DSP潛能 SoC ASIC
由攻到守 SoC芯片技術(shù)發(fā)展新趨勢
- 將過去由不同芯片實(shí)現(xiàn)的功能全部集成于SoC(系統(tǒng)級芯片,system on a chip)中——回顧一下半導(dǎo)體發(fā)展歷史,通過將性質(zhì)完全不同的功能集成到同一芯片上來實(shí)現(xiàn)新的附加值,這種事例在業(yè)界并不少見。如索尼計(jì)算機(jī)娛樂(SCE)在2000年春上市的“PS2”上就配備了混載有32Mbit DRAM的圖形處理芯片“Graphics Synthesizer”。該公司通過2048位這一超寬總線將內(nèi)置DRAM與邏輯電路連接起來,從而利用DRAM混載技術(shù)提高了設(shè)備性能
- 關(guān)鍵字: SoC ASIC
FPGA紅了,工具廠商笑了
- FPGA紅了,工具廠商笑了Cool FPGAs Make Tool Vendors Laugh據(jù)Gartner Dataquest在去年美國DAC(設(shè)計(jì)自動化年會)期間公布的數(shù)據(jù),每年采用ASIC開始進(jìn)行設(shè)計(jì)的數(shù)量在逐年下降,取而代之的是ASSP(特殊應(yīng)用標(biāo)準(zhǔn)產(chǎn)品),如圖1。由于深亞微米(DSM)制程以后,ASIC的開發(fā)成本不斷上升,因此標(biāo)準(zhǔn)產(chǎn)品中的FPGA是理想的選擇之一(如圖2)。FPGA的應(yīng)用領(lǐng)域不斷擴(kuò)大,未來,消費(fèi)電子(例如HDTV、無線路由器)和汽車電子是所有應(yīng)用中成長最快的(如圖3)。人們期盼
- 關(guān)鍵字: FPGA
多處理器系統(tǒng)芯片設(shè)計(jì):IP重用和嵌入式SOC開發(fā)的邏輯方法
- 多處理器系統(tǒng)芯片設(shè)計(jì):IP重用和嵌入式SOC開發(fā)的邏輯方法 Tensilica公司總裁兼CEO Chris Rowen博士 硅芯片技術(shù)的飛速發(fā)展給SOC設(shè)計(jì)帶來新的危機(jī)。為了保持產(chǎn)品的競爭力,新的通信產(chǎn)品、消費(fèi)產(chǎn)品和計(jì)算機(jī)產(chǎn)品設(shè)計(jì)必須在功能、可靠性和帶寬方面有顯著增長,而在成本和功耗方面有顯著的下降。 與此同時,芯片設(shè)計(jì)人員面臨的壓力是在日益減少的時間內(nèi)設(shè)計(jì)開發(fā)更多的復(fù)雜硬件系統(tǒng)。除非業(yè)界在SOC設(shè)計(jì)方面采取一種更加有效和更加靈活的方法,否則投資回報(bào)障礙對許多產(chǎn)品來
- 關(guān)鍵字: Tensilica SoC ASIC
平臺 FPGA 的發(fā)展帶來了什么?
- 平臺 FPGA 的發(fā)展帶來了什么? Will The Evolution of Platform FPGAs? 當(dāng)今多平臺 FPGA 動搖 ASIC/ASSP 供應(yīng)商。 作者 Richard Sevcik 賽靈思公司可編程邏輯系統(tǒng)與知識產(chǎn)權(quán)/內(nèi)核及軟件解決方案部執(zhí)行副總裁 有關(guān) FPGA 是否是 ASIC 和 ASSP 可行替代品的爭論已經(jīng)持續(xù)了近十年。iSupply、Gartner Dataquest 及其它業(yè)界分析師的研究表明當(dāng)前正處在 ASIC 設(shè)計(jì)新客戶不斷減少,F(xiàn)PGA 設(shè)計(jì)新客戶
- 關(guān)鍵字: FPGA 嵌入式
在Matlab中實(shí)現(xiàn)FPGA硬件設(shè)計(jì)
- System Generator for DSP是Xilinx公司開發(fā)的基于Matlab的DSP開發(fā)工具?同時也是一個基于FPGA的信號處理建模和設(shè)計(jì)工具。文章介紹了在Matlab中使用System Generator for DSP實(shí)現(xiàn)FPGA硬件設(shè)計(jì)的方法,同時給出了一個應(yīng)用實(shí)例。
- 關(guān)鍵字: Matlab FPGA 硬件設(shè)計(jì)
fpga soc介紹
您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
