首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga soc

CSIP與Mentor聯(lián)合舉辦SoC協(xié)同仿真培訓(xùn)

  •     2005年5月16日至5月17日,信息產(chǎn)業(yè)部軟件與集成電路促進中心(CSIP)與著名EDA工具提供商Mentor Graphics公司(Mentor)聯(lián)合舉辦了為期兩天的“Seamless SoC系統(tǒng)軟硬件協(xié)同仿真技術(shù)培訓(xùn)”。包括中星微、北大、計算所、NEC、Freescale等多家IC設(shè)計單位的工程師參加了此次培訓(xùn)。  Mentor公司的Seamless產(chǎn)品可提供無縫的協(xié)同驗證環(huán)境,使設(shè)計者在嵌入式軟件執(zhí)行和硬件仿真之間建立聯(lián)系,更方便
  • 關(guān)鍵字: CSIP  SoC  ASIC  

Cypress擴大PSoC產(chǎn)品陣營

  • PSoC器件是面向消費、工業(yè)、辦公自動化、電信和汽車應(yīng)用中的大量嵌入式控制功能而開發(fā)的高性能、現(xiàn)場可編程、混合信號陣列。以其硬件的可配置性和動態(tài)重構(gòu)等特點,引起了業(yè)界的廣泛關(guān)注。Cypress MicroSystems 最新的CY8C24xxx和CY8C22xxx系列器件是真正的系統(tǒng)級芯片,均包括一個24MHz 8位MCU;分別含有4kbytes和2kbytes的快速擦寫存儲器;256bytes的SRAM;一個帶32位累加器的8
  • 關(guān)鍵字: Cypress  SoC  ASIC  

Altera推出具有突破性體系的Stratix II系列FPGA

  • FPGA已在數(shù)據(jù)通信、電信、無線通信、消費類產(chǎn)品、醫(yī)療、工業(yè)和軍事等各應(yīng)用領(lǐng)域當中占據(jù)重要地位。由于芯片開發(fā)成本不斷攀升,以及對更高性能的不斷追求,繼0.18mm和0.13mm之后,業(yè)界越來越熱衷于90nm芯片制造工藝。Xilinx、Intel等都已進入該領(lǐng)域,Altera也是其重要的倡導(dǎo)者。近期,Altera推出了嶄新體系的大容量Stratix II系列FPGA。它具有創(chuàng)新的自適應(yīng)FPGA體系,即自適應(yīng)邏輯模塊(ALM),這使其在單個器件中具有雙倍多的邏輯容量,比第一代Stratix器件速度快50%,效
  • 關(guān)鍵字: Altera  FPGA  

SoC系統(tǒng)描述與SystemC

  • 摘    要:隨著VLSI工藝技術(shù)的發(fā)展,為了縮短開發(fā)周期,提高設(shè)計的可預(yù)見性,SoC設(shè)計已經(jīng)成為迫切需求。本文將比較C++、VHDL和SystemC,說明SystemC是一種非常好的系統(tǒng)描述語言。同時利用C++和VHDL的語法來深入介紹SystemC的語法。 引言在早期的集成電路設(shè)計過程中,由于低抽象層次的設(shè)計問題比高抽象層次的設(shè)計問題手工處理更難,這迫使研究者首先把注意力集中到低層次設(shè)計問題上。例如:電路仿真、布局、布線和布局規(guī)劃。隨著低層次設(shè)計問題變得易于處理,邏輯仿
  • 關(guān)鍵字: SystemC  SoC  ASIC  

MC33289在汽車防抱死制動系統(tǒng)中的應(yīng)用

  • 摘   要:MC33289是Motorola公司推出的SMARTMOS智能模擬芯片中的高端驅(qū)動器。本文將其應(yīng)用在汽車防抱死制動系統(tǒng)(ABS)中 ,通過CPU和FPGA的設(shè)計,實現(xiàn)在驅(qū)動電磁閥的同時對電磁閥及整個驅(qū)動部分進行靜態(tài)和動態(tài)檢測的功能。關(guān)鍵詞:MC33289;防抱死制動系統(tǒng)(ABS);FPGA MC33289性能MC33289是Motorola公司推出的高端驅(qū)動芯片,主要應(yīng)用在汽車和工業(yè)領(lǐng)域驅(qū)動電磁閥等典型的感性負載。此器件在同一表貼封裝中包含兩個功率輸出開關(guān),每個開關(guān)由一個
  • 關(guān)鍵字: FPGA  MC33289  防抱死制動系統(tǒng)(ABS)  

高速大容量數(shù)據(jù)采集板卡的SDRAM控制器設(shè)計

  • 摘  要:本文對高速、高精度大容量數(shù)據(jù)采集板卡所采用的SDRAM控制器技術(shù)進行了討論,詳細介紹了基于FPGA的SDRAM控制器的設(shè)計、命令組合以及設(shè)計仿真時序,并將該技術(shù)應(yīng)用于基于PCI總線的100MHz單通道 AD9432高速大容量數(shù)據(jù)采集板卡,最后給出了板卡測試結(jié)果。關(guān)鍵詞:SDRAM;FPGA;AD9432 引言高速數(shù)據(jù)采集具有系統(tǒng)數(shù)據(jù)吞吐率高的特點,要求系統(tǒng)在短時間內(nèi)能夠傳輸并存儲采集結(jié)果。因此,采集數(shù)據(jù)的快速存儲能力和容量是制約加快系統(tǒng)速度和容許采集時間的主要因素之一。通常用于數(shù)據(jù)采
  • 關(guān)鍵字: AD9432  FPGA  SDRAM  存儲器  

I2C總線控制器的VHDL設(shè)計及實現(xiàn)

  • 摘    要:本文用VHDL設(shè)計了一個簡潔而實用的I2C總線控制器,介紹了詳細的設(shè)計思路和在FPGA中的實現(xiàn),并給出了在嵌入式系統(tǒng)設(shè)計中的使用方法。關(guān)鍵詞:I2C總線;VHDL;FPGA 引言I2C總線以其接口簡單、使用靈活等突出優(yōu)點在數(shù)字系統(tǒng)中獲得了廣泛的應(yīng)用。尤其在嵌入式系統(tǒng)中,I2C總線被普遍用來連接CPU/MCU和外圍器件。I2C總線規(guī)范經(jīng)過十幾年的實踐,發(fā)展了多層標準。從傳輸速率上劃分,有標準模式(100Kbit/s),快速模式(400Kbit/s),高速模式(3
  • 關(guān)鍵字: FPGA  I2C總線  VHDL  

將處理器集成入FPGA的整合之道

  • 引言現(xiàn)有的FPGA設(shè)計策略只是將FPGA看作一個單個元件,且需要依靠HDL輸入(HDL capture)和仿真的手段來進行元件設(shè)計和驗證。而在將處理器集成入FPGA,試圖在可編程部件中成就一個完全內(nèi)嵌的系統(tǒng)時,其所呈現(xiàn)出的復(fù)雜性是現(xiàn)有方法無法有效解決的。若想對嵌入到FPGA中基于處理器的整個數(shù)字系統(tǒng)進行輸入、運行及調(diào)試,工程技術(shù)人員需要有一個集合各種工程軟硬件設(shè)計工具,在一個集成化的FPGA執(zhí)行環(huán)境中協(xié)調(diào)工作的理想設(shè)計平臺。本文概述了開發(fā)這種系統(tǒng)所必須面對的各種設(shè)計挑戰(zhàn),并講解了Altium公司的最新電子
  • 關(guān)鍵字: FPGA  

CPLD在合成孔徑雷達目標模擬視頻板設(shè)計中的應(yīng)用

  • 摘  要:本文介紹了一種合成孔徑雷達目標模擬視頻板卡的設(shè)計實例,它采用Altera公司的EMP7128S及MAX+PLUS-II 開發(fā)系統(tǒng)實現(xiàn)。由于采用該器件,簡化了電路設(shè)計,減小了設(shè)備體積,同時也使設(shè)備的可靠性和設(shè)計的靈活性大大提高。關(guān)鍵詞:合成孔徑雷達;FPGA/CPLD;PCI接口;乒乓結(jié)構(gòu)引言合成孔徑雷達(Synthetic Aperture Radar,簡稱SAR)是以合成孔徑原理和脈沖壓縮技術(shù)為理論基礎(chǔ),以高速數(shù)字處理和精確運動補償為前提條件的高分辨率成像雷達。對于合成孔徑雷達成像處
  • 關(guān)鍵字: FPGA/CPLD  PCI接口  合成孔徑雷達  乒乓結(jié)構(gòu)  

基于FPGA的神經(jīng)元自適應(yīng)PID控制器設(shè)計

  • 摘    要:本文提出了一種用FPGA實現(xiàn)神經(jīng)元自適應(yīng)PID控制器的方案,采用modelsim 5.6d進行仿真驗證并在Synplify Pro 7.1平臺上進行綜合,結(jié)果表明該方案具有運算速度快、精度高和易于實現(xiàn)的特點。關(guān)鍵詞:神經(jīng)元;PID;FPGA;BP神經(jīng)網(wǎng)絡(luò)引言迄今為止,PID控制器因其具有結(jié)構(gòu)簡單、容易實現(xiàn)等特點,仍是實際工業(yè)過程中廣泛采用的一種比較有效的控制方法。但當被控對象存在非線性和時變特性時,傳統(tǒng)的PID 控制器往往難以獲得滿意的控制效果。神經(jīng)網(wǎng)絡(luò)以其強大
  • 關(guān)鍵字: BP神經(jīng)網(wǎng)絡(luò)  FPGA  PID  神經(jīng)元  

以系統(tǒng)為中心的全層次納米級SoC設(shè)計方法學(xué)

  • 引言2003年SoC的收入達到了310億美元,隨著通信行業(yè)及個人電子設(shè)備市場的快速發(fā)展,這一數(shù)字有望在2008年再翻上一番。其主要應(yīng)用領(lǐng)域包括:數(shù)字蜂窩式移動電話及基礎(chǔ)設(shè)施、存儲設(shè)備、視頻游戲機、消費類顯示設(shè)備、圖形卡、數(shù)字電視、個人電腦用主板、寬帶接入設(shè)備以及DVD等。個人電子設(shè)備需求的持續(xù)上升表示SoC設(shè)計正發(fā)展到一個轉(zhuǎn)折點,因為此類系統(tǒng)的產(chǎn)品壽命一般都不會超過一年,而新產(chǎn)品的問世周期為兩年。研究表明,一項高科技新產(chǎn)品只要延遲上市6個月,其生命周期內(nèi)的收入就要減少大概30%。而且,近年來這種商業(yè)影響有
  • 關(guān)鍵字: Cadence  SoC  ASIC  

基于FPGA的專用信號處理器設(shè)計和實現(xiàn)

  • 摘 要:本文介紹基于FPGA、用VHDL語言編程實現(xiàn)矢量脫靶量測量專用信號處理器的方法。有效利用FPGA片內(nèi)硬件資源,無需外圍電路,高度集成,實現(xiàn)了對復(fù)數(shù)數(shù)據(jù)進行去直流、加窗、512點FFT和求模平方運算。 關(guān)鍵詞:512點FFT;FPGA;蝶形運算 前言矢量脫靶量測量系統(tǒng)中,信號處理電路模塊的主要任務(wù)是完成目標檢測、數(shù)據(jù)存儲以及給其它單元控制信號。系統(tǒng)所進行的目標檢測需要計算信號的功率譜,所以先要對采集到的多通道(8路)數(shù)據(jù)按512點為一幀,作FFT處理,得到其頻譜。為了監(jiān)測接收機工作狀態(tài),需要在頻域
  • 關(guān)鍵字: 512點FFT  FPGA  蝶形運算  

一種基于FPGA的直接序列擴頻基帶處理器

  • 摘    要:本文設(shè)計實現(xiàn)了一種基于FPGA的直接序列擴頻基帶處理器,并闡述了其基本原理和設(shè)計方案。關(guān)鍵詞:擴頻;FPGA;數(shù)字匹配濾波器;基帶處理器引言擴頻通信技術(shù)具有抗干擾、抗多徑、保密性好、不易截獲以及可實現(xiàn)碼分多址等許多優(yōu)點,已成為無線通信物理層的主要通信手段。本文設(shè)計開發(fā)了一種基于直接序列擴頻技術(shù)(DS-SS)的基帶處理器。直接序列擴頻通信直接序列擴頻通信系統(tǒng)原理框圖如圖1所示。該處理器由FPGA芯片,完成圖1中兩虛線框所示的基帶信號處理部分。擴頻方式為11位bar
  • 關(guān)鍵字: FPGA  基帶處理器  擴頻  數(shù)字匹配濾波器  

用FPGA技術(shù)實現(xiàn)某新型通信設(shè)備中PCM碼流處理

  • 摘    要:本文根據(jù)FPGA器件的特點,介紹了應(yīng)用FPGA設(shè)計某通信設(shè)備中PCM碼流處理模塊的一種方案。并就設(shè)計中遇到的問題進行了分析。關(guān)鍵詞:FPGA;RAM引言由于FPGA器件可實現(xiàn)所有數(shù)字電路功能 ,具有結(jié)構(gòu)靈活、設(shè)計周期短、硬件密度高和性能好等優(yōu)點,在高速信號處理領(lǐng)域顯示出愈來愈重要的作用。本文研究了基于FPGA技術(shù)對PCM碼流進行處理的實現(xiàn)方法。變換后的數(shù)據(jù)寫入RAM,與DSP配合可完成復(fù)雜的信號處理功能。設(shè)計方案某新型通信設(shè)備中,在完成調(diào)度功能的板子上,需要進行
  • 關(guān)鍵字: FPGA  RAM  存儲器  

測試復(fù)雜的多總線SoC器件

  • 使用多個復(fù)雜的總線已經(jīng)成為系統(tǒng)級芯片(SoC)器件的標準,這種總線結(jié)構(gòu)的使用使測試工程師面臨處理多個時鐘域問題的挑戰(zhàn)。早期器件的測試中,工程師可以依賴某些自動化測試設(shè)備(ATE)的雙時域能力測試相對簡單的總線結(jié)構(gòu)。目前測試工程師面臨更復(fù)雜的SoC器件,這些器件反應(yīng)了越來越多使用多個高速總線結(jié)構(gòu)的趨勢。使用有效的技術(shù)和下一代測試系統(tǒng),如Credence(科利登)的Octet,測試工程師能夠成功地管理與復(fù)雜SoC器件(如北橋器件)中多總線結(jié)構(gòu)相關(guān)的獨立時鐘域。通過掌握ATE的能力,測試開發(fā)過程中,測試工程師能
  • 關(guān)鍵字: SoC  SoC  ASIC  
共7960條 523/531 |‹ « 521 522 523 524 525 526 527 528 529 530 » ›|

fpga soc介紹

您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473