MIPS 擴展硬IP核系列,為SoC設計人員提供高性能核心
——
24Kc 硬核的推出建立在過去幾年中MIPS32 24K? 可合成核心系列的迅速應采用的基礎之上。在面積僅為10.7 mm2 的261MHz頻率最差條件下,24Kc硬核最差條件下的頻率可達261MHz,采用可實現TSMC 180nm G工藝生產,提供4.3mW/MHz的功耗。該核心是預算緊張的SoC設計者的理想選擇,包括亞太地區(qū)的設計者,他們需要具有節(jié)約成本和迅速上市優(yōu)勢的硬核,而且需要針對機頂盒、網關、數字電視以及其他高端消費應用方面的更多高的性能。
4KEc硬核的供貨采用TSMC 130nm G 工藝,可為SoC設計者提供顯著的性價格和性能比優(yōu)勢。4KEc硬核可以用核心尺寸為2.5 mm2的面積提供,最差條件下233 MHz的頻率為233 MHz,4KEc硬核是適用于高性能手持和移動消費設備等嵌入式應用的高性能解決方案。
MIPS科技市場營銷高級副總裁 Russ Bell說:“利用我們性能優(yōu)異的24K 和高性價比的4KEc核心系列的硬IP核的好處優(yōu)勢,客戶用戶可以獲得巨大的優(yōu)勢,能夠為成本敏感的市場迅速提供高性能產品。新的4KEc硬核讓我們倍感驕傲的是,首個硬核是由我們新的上海研發(fā)中心開發(fā)的,它為全球預算有限的SoC設計者提供了一個小型、、低功耗及和高性能的解決方案?!?
關于 24Kc硬IP核
工藝:TSMC 180nm G
頻率:最差情況下261 MHz,最差情況
核心尺寸:10.7 mm2
緩存:16KB/16KBz
關于 4KEc硬IP核
工藝:TSMC 13nm G
頻率:最差情況下233 MHz,最差情況
核心尺寸:2.5 mm2
緩存:8KB/8KB
兩種硬核的特性包括:
- 支持Linux的32端口的轉換旁視緩沖器(TLB)
- MIPS16e? 特定應用擴展(ASE)源代碼比較 code comparession
- 高性能乘/除單元
- CorExtend? 功能能夠可進行客戶用戶定義的指令擴展
- 客戶用戶定義的協(xié)處理器為COP2接口界面
- 針對支持調試支持的指令和數據極限斷點
除了新的24Ke和4KEc核心外,MIPS科技的硬IP核系列還包括一個采用TSMC 180nm G工藝的MIPS32 4KEec核心,以及一個SMIC 180nm G工藝的MIPS32 4Kc?(R)核心。
上市時間
24Kc和4KEc硬IP核從現在起可由MIPS科技授權。l其付運的設計套件包括:完整的產品文件、設計數據、驗認證和仿真模型,還包括支持和培訓。更多有關信息可以與MIPS科技聯系,電話:+1 650 567 5000, 或瀏覽: sales@mips.com。
評論