dsp+fpga 文章 進入dsp+fpga技術(shù)社區(qū)
FPGA設(shè)計開發(fā)軟件ISE使用技巧之:片上邏輯分析儀(ChipScope Pro)使用技巧

- 6.7 片上邏輯分析儀(ChipScope Pro)使用技巧 在FPGA的調(diào)試階段,傳統(tǒng)的方法在設(shè)計FPGA的PCB板時,保留一定數(shù)量的FPGA管腳作為測試管腳。在調(diào)試的時候?qū)⒁獪y試的信號引到測試管腳,用邏輯分析儀觀察內(nèi)部信號。 這種方法存在很多弊端:一是邏輯分析儀價格高昂,每個公司擁有的數(shù)量有限,在研發(fā)期間往往供不應(yīng)求,影響進度;二是PCB布線后測試腳的數(shù)量就確定了,不能靈活地增加,當測試腳不夠用時會影響測試,測試管腳太多又影響PCB布局布線。 ChipScope Pro是ISE下
- 關(guān)鍵字: FPGA ISE
FPGA設(shè)計開發(fā)軟件ISE使用技巧之:增量式設(shè)計(Incremental Design)技巧

- 6.6 增量式設(shè)計(Incremental Design)技巧 本節(jié)將對ISE下增量式設(shè)計做一個全面的介紹。FPGA作為一種現(xiàn)場可編程邏輯器件,其現(xiàn)場可重編程特性能夠提高調(diào)試速度。每次硬件工程師可以很方便地改變設(shè)計,重新進行綜合、實現(xiàn)、布局布線,并對整個設(shè)計重新編程。 然而當設(shè)計算法比較復(fù)雜時,每一次綜合、實現(xiàn)、布局布線需要花很長的時間。即使僅僅改變設(shè)計中的一點,也會使綜合編譯的時間成倍增加。而且更為麻煩的是如果整個工程的運行頻率很高,對時序的要求也很嚴格,這樣重新布線往往會造成整個時序錯
- 關(guān)鍵字: FPGA ISE
FPGA設(shè)計開發(fā)軟件ISE使用技巧之:ISE軟件的設(shè)計流程

- 6.3 ISE軟件的設(shè)計流程 Xilinx公司的ISE軟件是一套用以開發(fā)Xilinx公司的FPGA&CPLD的集成開發(fā)軟件,它提供給用戶一個從設(shè)計輸入到綜合、布線、仿真、下載的全套解決方案,并很方便地同其他EDA工具接口。 其中,原理圖輸入用的是第三方軟件ECS;狀態(tài)圖輸入用的是StateCAD;HDL綜合可以使用Xilinx公司開發(fā)的XST、Synopsys公司開發(fā)的FPGA Express和Synplicity公司的Synplify/Synplify Pro等;測試激勵可以是圖
- 關(guān)鍵字: FPGA Xilinx ISE
FPGA設(shè)計開發(fā)軟件ISE使用技巧之:ISE軟件簡介
- ISE軟件簡介 Xilinx作為當界上最大的FPGA/CPLD生產(chǎn)商之一,長期以來一直推動著FPGA/CPLD技術(shù)的發(fā)展。其開發(fā)的軟件也不斷升級換代,由早期的Foundation系列逐步發(fā)展到目前的ISE 9.x系列。 ISE是集成綜合環(huán)境的縮寫,它是Xillinx FPGA/CPLD的綜合性集成設(shè)計平臺,該平臺集成了設(shè)計、輸入、仿真、邏輯綜合、布局布線與實現(xiàn)、時序分板、芯片下載與配置、功率分析等幾乎所有設(shè)計流程所需工具。 ISE系列軟件分為4個系列:WebPACK、BaseX、Fo
- 關(guān)鍵字: FPGA ISE
基于京微雅格低功耗FPGA的8b/10b SERDES的接口設(shè)計

- 摘要 串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是獨立的ASSP 或ASIC 器件。在過去幾年中已經(jīng)看到有內(nèi)置SERDES 的FPGA 器件系列,但多見于高端FPGA芯片中,而且價格昂貴。 本方案是以CME最新的低功耗系列FPGA的HR03為平臺,實現(xiàn)8/10b的SerDes接口,包括SERDES收發(fā)單元,通過完全數(shù)字化的方法實現(xiàn)SERDES的CD
- 關(guān)鍵字: 京微雅格 FPGA
零基礎(chǔ)學FPGA(十一)一步一腳印之基于FIFO的串口發(fā)送機設(shè)計全流程及常見錯誤詳解

- 記得在上幾篇博客中,有幾名網(wǎng)友提出要加進去錯誤分析這一部分,那我們就從今天這篇文章開始加進去我在消化這段代碼的過程中遇到的迷惑,與大家分享。 今天要寫的是一段基于FIFO的串口發(fā)送機設(shè)計,之前也寫過串口發(fā)送的電路,這次寫的與上次的有幾分類似。這段代碼也是我看過別人寫過的之后,消化一下再根據(jù)自己的理解寫出來的,下面是我寫這段代碼的全部流程和思路,希望對剛開始接觸的朋友來說有一點點的幫助,也希望有經(jīng)驗的朋友給予寶貴的建議。 首先來解釋一下FIFO的含義,F(xiàn)IFO就是First Input Fi
- 關(guān)鍵字: FPGA FIFO
美高森美發(fā)布領(lǐng)先的FPGA新產(chǎn)品概覽
- 1. 超安全SmartFusion2? SoC FPGA和 IGLOO2? FPGA 美高森美的超安全SmartFusion2? SoC FPGA和 IGLOO2? FPGA器件,無論在器件、設(shè)計和系統(tǒng)層次上的安全特性都比其他領(lǐng)先FPGA制造商更先進。新的數(shù)據(jù)安全特性現(xiàn)已成為美高森美主流SmartFusion2 SoC FPGA和 IGLOO2 FPGA器件的一部分,可讓開發(fā)人員充分利用器件本身所具有的同級別器件中的最低功耗,高可靠性和最佳安全技術(shù),以期構(gòu)建高度差
- 關(guān)鍵字: 美高森美 SmartFusion2 FPGA
達芬奇技術(shù)在視頻和機器人方面應(yīng)用案例及技術(shù)文獻匯總
- 本文介紹達芬奇技術(shù)的解讀文獻及應(yīng)用案例,供大家參考。 解讀達芬奇技術(shù) 達芬奇技術(shù)是一種數(shù)字圖像、視頻、語音、音頻信號處理的新平臺,一經(jīng)推出,就受到熱烈歡迎,以其為基礎(chǔ)的應(yīng)用開發(fā)層出不窮。該技術(shù)是一種內(nèi)涵豐富的綜合體,包含達芬奇處理器、軟件、開發(fā)環(huán)境、算法庫和其他技術(shù)支持等。正因為涉及的技術(shù)面廣,因此有比較高的技術(shù)門檻。 視頻跟蹤算法在Davinci SOC上的實現(xiàn)與優(yōu)化 本文在基于雙核DM6446的系統(tǒng)平臺上,利用改進后的跟蹤算法實現(xiàn)了智能目標跟蹤系統(tǒng)。該算法可以成功跟蹤目標,
- 關(guān)鍵字: DSP ARM DM6446
視頻跟蹤算法在Davinci SOC上的實現(xiàn)與優(yōu)化

- 引言 目標跟蹤作為計算機視覺的一個極具挑戰(zhàn)性的研究任務(wù),已被廣泛的應(yīng)用在人機交互、智能監(jiān)控、醫(yī)學圖像處理等領(lǐng)域中。目標跟蹤的本質(zhì)是在圖像序列中識別出目標的同時對其進行精確定位。為了克服噪聲、遮擋、背景的改變等對目標識別帶來的困難,出現(xiàn)了很多的跟蹤算法。 因為目標跟蹤算法需要處理的數(shù)據(jù)量大、運算復(fù)雜,需要性能強大的處理器才能實時處理。我們選用TI推出的最新產(chǎn)品TMS320DM6446實現(xiàn)算法。TMS320DM6446是一款高度集成的片上系統(tǒng),集成了可以運行頻率高達594MHz的C64x+ D
- 關(guān)鍵字: DSP Davinci SOC
解讀達芬奇技術(shù)
- 達芬奇技術(shù)是一種數(shù)字圖像、視頻、語音、音頻信號處理的新平臺,一經(jīng)推出,就受到熱烈歡迎,以其為基礎(chǔ)的應(yīng)用開發(fā)層出不窮。該技術(shù)是一種內(nèi)涵豐富的綜合體,包含達芬奇處理器、軟件、開發(fā)環(huán)境、算法庫和其他技術(shù)支持等。正因為涉及的技術(shù)面廣,因此有比較高的技術(shù)門檻。 前言 數(shù)字視頻技術(shù)無疑將重塑整個電子行業(yè)的面貌。當然,數(shù)字視頻技術(shù)也正在使我們的視頻體驗、傳輸以及交互方式發(fā)生著深刻的變化。 其已開始進入我們的汽車、計算機、移動電話以及網(wǎng)絡(luò)。 不過,帶來高品質(zhì)的娛樂享受僅是精彩剛剛開始! 過去,工程師
- 關(guān)鍵字: 達芬奇技術(shù) DSP
達芬奇技術(shù)簡化數(shù)字視頻設(shè)計

- 數(shù)字視頻技術(shù)無疑將重塑整個電子行業(yè)的面貌。當然,數(shù)字視頻技術(shù)也正在使我們的視頻體驗、傳輸以及交互方式發(fā)生著深刻的變化,開始進入汽車、計算機、移動電話及網(wǎng)絡(luò)。過去,工程師們在實施數(shù)字視頻時選擇非常有限,硬連線以及基于ASIC的方案總是限制著器件的用途、功能,以及它們的自適應(yīng)性;雖然專用器件的靈活性稍高于ASIC,但是,面對日新月異的多媒體標準與應(yīng)用,它們的效用仍然很有限;而且缺少具有足夠性能、成本足夠低、靈活性足夠高的數(shù)字視頻開發(fā)平臺。 為了解決這些難題,德州儀器公司提供了一種很好的解決方案,即基
- 關(guān)鍵字: 達芬奇 DSP ARM9
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
