時(shí)鐘技術(shù)的未來發(fā)展:向分組網(wǎng)絡(luò)轉(zhuǎn)型(06-100)
就時(shí)鐘技術(shù)而言,改進(jìn)的 PLL 必須鎖定于來自時(shí)鐘卡的傳統(tǒng) TDM 頻率,并同時(shí)生成 TDM 時(shí)鐘頻率和分組時(shí)鐘頻率(如25 MHz)。就性能而言,用于物理層同步的分組時(shí)鐘頻率比單純的 TDM 頻率對(duì)抖動(dòng)性能的要求更高。抖動(dòng)生成與衰減會(huì)對(duì)改造的PLL提出更高要求。
本文引用地址:http://2s4d.com/article/81182.htm從背板到網(wǎng)絡(luò)接口存在許多可能的時(shí)鐘路徑。首先,改進(jìn)的 PLL 可為 FE/GE PHY生成 25 MHz 頻率,以實(shí)現(xiàn)物理層同步。其次,改進(jìn)的 PLL 還能為 CESoP 或 VoIP處理器生成 8 kHz 或 1.544 MHz/2.048 MHz 頻率,進(jìn)而為分組網(wǎng)絡(luò)生成帶嵌入時(shí)鐘信息的分組。
從網(wǎng)絡(luò)到背板也存在多種可能的時(shí)鐘路徑。首先,F(xiàn)E/GE PHY 可從物理線路提取頻率為 25 MHz 或 125 MHz的時(shí)鐘,進(jìn)而分解為 8 kHz 頻率并提供給背板上的時(shí)鐘卡。其次,CESoP 或 VoIP 處理器能根據(jù)帶嵌入時(shí)間戳的傳送進(jìn)來的分組進(jìn)行自適應(yīng)時(shí)鐘恢復(fù),從而為背板提供參考時(shí)鐘。
分組線路卡(新型)
圖4 給出了不帶傳統(tǒng) TDM 背板且完全采用分組技術(shù)的設(shè)備。在此情況下,時(shí)鐘很可能完全采用 25 MHz (或其倍數(shù))的頻率。這里給出的結(jié)構(gòu)圖顯示了帶 GE/FE接口的分組線路卡。
評(píng)論