新聞中心

EEPW首頁 > 手機與無線通信 > 設計應用 > 時鐘技術的未來發(fā)展:向分組網絡轉型(06-100)

時鐘技術的未來發(fā)展:向分組網絡轉型(06-100)

——
作者:卓聯(lián)半導體公司 Peter Meyer, Tyler Bailey 時間:2008-04-03 來源:電子產品世界 收藏

  現(xiàn)在,我們向時鐘卡移植混合型 PLL,比前代 PLL 支持更多同步選擇。混合型 PLL 可支持新的輸入頻率以及多達 5 種時鐘參考選擇:

本文引用地址:http://2s4d.com/article/81182.htm

  ·傳統(tǒng) SSU/BITS 輸入繼續(xù)提供 1.544 MHz 或 2.048 MHz 時鐘參考;

  ·系統(tǒng)中各種線路卡提取時鐘。如果線路卡接口于 網絡,則可能提供 8 kHz 的參考頻率。如果線路卡接口于分組網絡(如接口于以太網),則仍能提供 8 kHz 參考頻率,即 25 MHz 除以 3125;

  ·冗余時鐘卡提供的系統(tǒng)時鐘用作參考,以便為系統(tǒng)提供相位對準的、頻率鎖定的冗余時鐘;

  ·如時鐘卡上有同步以太網接口,快速以太網 (FE) 或千兆以太網 (GE) PHY可為混合型 PLL 提供提取的 25 MHz 或 125 MHz 時鐘參考;

  ·此外,如時鐘卡上有以太網或 接口,則時鐘卡能支持RTP、 等分組時鐘 (ToP) 技術。圖 1 所示的 ToP 器件可接收以太網或 分組信息,并執(zhí)行自適應時鐘恢復工作,從而為混合型 PLL 提供參考源。

  一旦混合型 PLL 選擇了參考源,則不僅能夠提供頻率 為8 kHz、1.544 MHz 和 2.048 MHz 的 時鐘,而且還能提供 25 MHz 和 125 MHz 以太網時鐘頻率。

  作為一種可選項,混合型 PLL 還可內置 ToP引擎。在此情況下,混合型 PLL 能夠支持時鐘接口、合成時鐘接口及分組接口。

  TDM 線路卡

  圖2 顯示了當前 TDM 設備所用的簡化型線路卡,可支持電路交換網絡。出于簡化目的,我們不妨假定該線路卡是通過 T1/E1 線路提供 NxDS0 語音服務。線路卡上的 PLL 可以是數(shù)字 PLL、模擬 PLL 或者數(shù)字與模擬 PLL。



評論


相關推薦

技術專區(qū)

關閉