新聞中心

EEPW首頁(yè) > EDA/PCB > 業(yè)界動(dòng)態(tài) > 聯(lián)電完成14nm制程FinFET結(jié)構(gòu)晶體管芯片流片

聯(lián)電完成14nm制程FinFET結(jié)構(gòu)晶體管芯片流片

作者: 時(shí)間:2013-07-01 來(lái)源:cnbeta 收藏

  在Synopsys 的協(xié)助下,臺(tái)灣(UMC)首款基于制程及FinFET晶體管技術(shù)的測(cè)試用芯片日前完成了流片。公司早前曾宣布明年下半年有意啟動(dòng)制程FinFET產(chǎn)品的制造,而這次這款測(cè)試芯片完成流片設(shè)計(jì)則顯然向?qū)崿F(xiàn)這一目標(biāo)又邁進(jìn)了一步,當(dāng)然流片完成之后還需要對(duì)過(guò)程工藝等等項(xiàng)目進(jìn)行完善和改進(jìn),還有大量工作要做。

本文引用地址:http://2s4d.com/article/146954.htm

  

 

  近年來(lái),在臺(tái)積電,Globalfoundries,三星等老牌代工商的沖擊下,在代工行業(yè)的排名一再下跌,更何況Intel也開(kāi)始染指代工市場(chǎng)。在之前一輪的28nm HKMG制程技術(shù)競(jìng)賽中,聯(lián)電便落在了臺(tái)積電的后面,所幸聯(lián)電后來(lái)與IBM技術(shù)發(fā)展聯(lián)盟達(dá)成了協(xié)議,要共同開(kāi)發(fā)14/10nm級(jí)別FinFET制程技術(shù)。

  當(dāng)然,要把虛的電路設(shè)計(jì)高效快速地轉(zhuǎn)換成實(shí)的可制造性好的實(shí)際電路布局,還離不開(kāi)EDA軟件的幫忙,這次聯(lián)電的流片設(shè)計(jì)就是在Synopsys 的DesignWare和StarRC兩款EDA軟件的幫助下實(shí)現(xiàn)的。



關(guān)鍵詞: 聯(lián)電 14nm

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉