新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > X-FAB認證Cadence物理驗證系統(tǒng)用于所有工藝節(jié)點

X-FAB認證Cadence物理驗證系統(tǒng)用于所有工藝節(jié)點

—— 頂尖混合信號晶圓廠集團客戶因采用Cadence Encounter和Virtuoso技術(shù)用于In-Design物理驗證而獲益
作者: 時間:2011-10-11 來源:電子產(chǎn)品世界 收藏

        2011年10月5日— 全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè) 設(shè)計系統(tǒng)公司 (NASDAQ: CDNS),今天宣布頂尖的模擬/混合信號半導(dǎo)體應(yīng)用廠X-FAB,已認證物理驗證系統(tǒng)用于其大多數(shù)工藝技術(shù)。廠的認證意味著X-FAB已在其所有工藝節(jié)點中審核認可了物理實現(xiàn)系統(tǒng)的硅精確性,混合信號客戶可利用其與Cadence Virtuoso和Encounter流程的緊密結(jié)合獲得新功能與效率優(yōu)勢。

       “創(chuàng)造高級混合信號SoC意味著極大的挑戰(zhàn),”X-FAB首席技術(shù)官Jens Kosch博士說,“我們的客戶希望抓住任何機會,簡化開發(fā)流程,所以我們很高興認證使用Cadence物理驗證系統(tǒng)用于我們X-FAB的工藝技術(shù)。”

        Cadence物理驗證系統(tǒng)提供了在晶體管、單元、模塊和全芯片/SoC層面的設(shè)計中與最終簽收設(shè)計規(guī)則檢查(DRC)與版圖對原理圖(LVS)驗證。它綜合了業(yè)界標準的端到端數(shù)字與定制/模擬流程,有助于達成更高效的硅實現(xiàn)技術(shù)。

       “設(shè)計團隊選擇保持相同的設(shè)計、實現(xiàn)與驗證環(huán)境,縮短周轉(zhuǎn)時間并確保設(shè)計質(zhì)量。此次認證意味著X-FAB客戶能夠充滿信心地使用Cadence物理驗證系統(tǒng)進行所有必要的物理驗證,同時又不離開設(shè)計與實現(xiàn)的環(huán)境,以提升效率。”Cadence聯(lián)合營銷部主管John Murphy說,“我們與X-FAB緊密合作,解決其所有迫切的驗證認證要求,滿足并超越所有簽收參數(shù)。這種與頂尖廠的深度合作是EDA360構(gòu)想的關(guān)鍵組成部分。”

        通過將設(shè)計規(guī)則緊密結(jié)合到Cadence實現(xiàn)技術(shù),設(shè)計團隊可以在編輯時根據(jù)簽收DRC驗證進行檢驗,在其流程中更早地發(fā)現(xiàn)并修正錯誤,同時通過獨立簽收解決方案,幫助其在漫長的周期中節(jié)省時間,實現(xiàn)更快流片。Cadence與X-FAB繼續(xù)緊密合作,為其混合信號客戶提供經(jīng)檢驗的簽收驗證方案。

本文引用地址:http://2s4d.com/article/124305.htm


關(guān)鍵詞: Cadence 晶圓

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉