首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> ip核

萊迪思半導體與Helion發(fā)布用于視頻安全和監(jiān)控攝像機的IP核

  •   萊迪思半導體公司(NASDAQ: LSCC)與Helion今天宣布他們已經發(fā)布知識產權(IP)核用于視頻安全和監(jiān)控攝像機市場。針對LatticeXP2™、LatticeECP2M™和LatticeECP3™FPGA系列,Helion展示了其IONOS流水線型視頻IP和Vesta評估平臺。Helion Vesta評估平臺是一個完全獨立的平臺,能夠開發(fā)和實現(xiàn)針對攝像機系統(tǒng)的圖像流水線技術,尤其是緊湊形式的視頻安全應用,如網絡IP和球型攝像機。   Helion的Ves
  • 關鍵字: Lattice  視頻監(jiān)控  視頻安全  IP核  

用EDA設計全數(shù)字三相昌閘管觸發(fā)器IP軟核

  • IP(IntellectualPropcrty)就是常說的知識產權。美國Dataquest咨詢公司將半導體產業(yè)的IP定義為用于ASIC...
  • 關鍵字: IP核  晶閘管  EDA  VHDL  

從Intel和ARM之爭看集成電路IP核的生態(tài)價值

  • 在幾年前如果有人將ARM和Intel相提并論,一定會被同行恥笑。Intel是一家年銷售額過300億美金,每年研發(fā)投入超過50億美元,在全球擁有近10萬員工的IT巨頭,而ARM僅僅是一家“著名的小公司”,其銷售額僅僅幾個億美金而已,在全球擁有不到2000名員工。但今天,當Intel要大力拓展嵌入式市場,極力宣傳其處理器極其適用于嵌入式應用的時候,卻遇到了一個繞不過的競爭對手,ARM。其實,Intel面對的絕不僅僅是一家ARM公司,它面對的是一個ARM公司營造起來的生態(tài)系統(tǒng)。 半
  • 關鍵字: Intel  ARM  IP核  生態(tài)價值  

基于FPGA的USB接口IP核設計

  • 摘要: 重點闡述了USB接口IP核關鍵模塊的設計和驗證,用VerilogHDL對USBIP核協(xié)議RTL級代碼編寫,對USB協(xié)議的數(shù)據(jù)流、傳輸?shù)冗M行了深入的分析,在Xilinx ISE軟件平臺上進行了FPGA綜合,并在Xilinx FPGA開發(fā)板上調試成功
  • 關鍵字: FPGA  USB  IP核  接口    

Tensilica靈活配置的DSP助力自主知識產權

  • 亮相IIC-China 2010,聚焦自主知識產權 Tensilica將于3月15-16日亮相上海IIC-China 2010(國際集成電路研討會暨展覽會)。針對金融危機對半導體產業(yè)的影響、半導體廠商在研發(fā)成本方面的問題以及領先的中國半導體廠商對于自主知識產權的孜孜追求,Tensilica 在本屆展會上將著重展示其可配置處理器在幫助企業(yè)研發(fā)自主知識產權方面的卓越表現(xiàn)(展位號:8S35)。Tensilica亞太區(qū)總監(jiān)黃啟弘將在高峰論壇做出“Tensilica靈活配置的DSP,幫您實現(xiàn)自主知
  • 關鍵字: 自主知識產權  Xtensa  ConnX DSP IP核  

基于BIST的編譯碼器IP核測試

  • 1 引言  隨著半導體工藝的發(fā)展,片上系統(tǒng)SOC已成為當今一種主流技術?;贗P復用的SOC設計是通過用戶自定義邏輯(UDL)和連線將IP核整合為一個系統(tǒng),提高了設計效率,加快了設計過程,縮短了產品上市時間。但是隨著設
  • 關鍵字: BIST  編譯碼器  IP核  測試    

基于FPGA的8段數(shù)碼管動態(tài)顯示IP核設計

  • 設計基于FPGA的8段數(shù)碼管動態(tài)顯示IP核,介紹8段數(shù)碼管內部結構及其驅動顯示方式和IP核設計方法,給出8段數(shù)碼管動態(tài)顯示IP核的Verilog HDL程序源代碼及其C語言驅動程序。此IP核可例化成1~8個共陰極(或共陽極)數(shù)碼管控制器,能方便地控制1~8個數(shù)碼管同時顯示數(shù)字和小數(shù)點位。測試結果表明,該IP核工作可靠、穩(wěn)定,可直接應用于電子設計中。
  • 關鍵字: FPGA  8段數(shù)碼管  動態(tài)顯示  IP核    

安全芯片中密碼算法的多IP核集成方法

  • 信息社會中,基于密碼算法設計的安全芯片,能夠為用戶的敏感信息提供有效的機密性與完整性保護。信息化的不斷深入使得人們對信息安全服務的需求呈現(xiàn)使用簡單化、功能多樣化、高度集成化等趨勢。這要求安全芯片在
  • 關鍵字: 安全芯片  IP核  密碼算法  集成方法    

AMBA息線SOC系統(tǒng)IP核的即插即用研究

  • 引 言
    SoC設計的快速發(fā)展是以IP核復用為基礎的。IP核的復用極大地提高了SoC系統(tǒng)設計的開發(fā)效率,SoC 片上總線的選擇是IP核間集成與互連的關鍵技術之一。目前片上總線的標準協(xié)議眾多,如ARM公司提出的AMBA總線
  • 關鍵字: AMBA  SOC  息線  IP核    

基于EDA軟件和FPGA的IP核保護技術

  • 隨著電路復雜性的增加,越來越多的設計者開始采用擁有知識產權的、設計良好的功能模塊來加快系統(tǒng)開發(fā)。因此,需要相應的技術手段保護這些功能模塊不被非法復制、篡改或竊取。針對FPGA開發(fā)中的知識產權保護問題,提出一種結合EDA軟件和FPGA的IP(Intellectual Proterty)核保護方法,有效的防止IP核被竊取,以及防止最終在FPGA上實現(xiàn)設計的非法復制。
  • 關鍵字: FPGA  EDA  軟件  IP核    

發(fā)展國內硅知識產權若干建議

  •   發(fā)展國內硅知識產權,首先要重視高端通用IP核研發(fā)、驗證與評估。   SoC實現(xiàn)的重要途徑是復用高質量的成熟IP。而IP設計和驗證是高質量IP開發(fā)流程中兩個不可或缺的部分。應該看到,由于國內IP供應商在產品和技術上不夠成熟,國外有成熟產品的IP供應商難以提供全面的本地技術支持等因素,SoC設計者和IP開發(fā)者都提出IP核評測的迫切需求。尤其是隨著工藝的不斷進步及IP復雜度的不斷提高,IP設計和驗證也面臨著越來越多的挑戰(zhàn)。所以,根據(jù)SoC/IP系統(tǒng)的特點,提高驗證的效率和驗證的可重用性,創(chuàng)建新的驗證解決方
  • 關鍵字: IC設計  SoC  IP核  集成電路  
共169條 9/12 |‹ « 3 4 5 6 7 8 9 10 11 12 »

ip核介紹

IP核概述   IP核則是一段具有特定電路功能的硬件描述語言程序,該程序與集成電路工藝無關,可以移植到不同的半導體工藝中去生產集成電路芯片。利用IP核設計電子系統(tǒng),引用方便,修改基本元件的功能容易。具有復雜功能和商業(yè)價值的IP核一般具有知識產權,盡管IP核的市場活動還不規(guī)范,但是仍有許多集成電路設計公司從事IP核的設計、開發(fā)和營銷工作。IP核有兩種,與工藝無關的VHDL程序稱為軟核;具有特定電路 [ 查看詳細 ]

熱門主題

IP核    樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473