首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-to-asic

fpga-to-asic 文章 最新資訊

基于FPGA+嵌入式處理器的違章車輛視頻檢測系統(tǒng)

  • 基于FPGA+嵌入式處理器的違章車輛視頻檢測系統(tǒng),0 引 言隨著我國經濟的發(fā)展,機動車輛不斷地增長,現有道路等硬件設施的增長已經滿足不了日益膨脹的交通問題,智能交通系統(tǒng)(Intelligent Transportation System,ITS)越來越受重視。所謂智能交通系統(tǒng)(ITS)就是將先
  • 關鍵字: 車輛  視頻  檢測系統(tǒng)  違章  處理器  FPGA  嵌入式  基于  

基于FPGA的TFTLCD快檢信號源的實現

  • 0 引言目前,液晶顯示行業(yè)得到迅速的發(fā)展,但由于液晶模塊的生產不可能達到100%的成品率,或多或少地存在缺陷,目前在TFT模塊的生產工藝中就有可能產生點缺陷和線缺陷等。為了及早對產品的質量進行檢測,液晶測試儀器成為
  • 關鍵字: TFTLCD  FPGA  信號源    

富士通半導體交付55nm創(chuàng)新方案

  •   解本土IC設計之“渴”   近來中國IC市場的最重磅新聞要屬大小“M”——臺灣聯發(fā)科(MTK)和晨星半導體(MStar)宣布合并。“M兄弟”的聯手對已跨入“1億美元俱樂部”的少數剛崛起的大陸本土IC設計公司帶來很大的競爭壓力,而原本就缺資金、缺平臺、缺資源的本土小型和微型IC廠商的生存空間更加令人堪憂。   正如富士通半導體ASIC/COT業(yè)務市場部副經理劉哲女士在不久前閉幕的&
  • 關鍵字: IC  富士通  半導體  ASIC/COT  

基于高速串行BCD碼除法的數字頻率計的設計

  • 摘要:介紹了在PPGA芯片上實現數字頻率計的原理。對各種硬件除法進行了比較,提出了高速串行BCD碼除法的硬件算 ...
  • 關鍵字: 頻率測量  周期測量  FPGA  VHDL  狀態(tài)機  

賽靈思異構3D FPGA難在哪兒

  • 不久前,All Programmable技術和器件的企業(yè)——賽靈思公司(Xilinx)正式發(fā)貨 Virtex-7 H580T FPGA—全球首款3D異構All Programmable產品。 Virtex-7 HT采用賽靈思的堆疊硅片互聯 (SSI)技術,是提供業(yè)界帶寬最高的FPGA,可提供多達16個28 Gbps收發(fā)器和72個13.1 Gbps收發(fā)器,也是能滿足關鍵Nx100G和400G線路卡應用功能要求的單芯片解決方案。 為此,本刊訪問了該公司負責人,澄
  • 關鍵字: Xilinx  賽靈思  3D  FPGA  all programmable  異構  

一種基于ARM和FPGA的可重構MAC協議設計

  • 一種基于ARM和FPGA的可重構MAC協議設計,摘要:為了在實際信道條件下研究Ad Hoc網絡MAC協議,克服商業(yè)網卡芯片和理論仿真等帶來的局限性,搭建了基于ARM和FPGA相結合的硬件平臺,設計與實現了基于CSMA/CA的可重構MAC協議,并進行了仿真測試,驗證了該協議設
  • 關鍵字: 協議  設計  MAC  重構  ARM  FPGA  基于  

用Synplify Premier加快FPGA設計時序收斂

  • 傳統(tǒng)的綜合技術越來越不能滿足當今采用 90 納米及以下工藝節(jié)點實現的非常大且復雜的 FPGA 設計的需求了。問題是傳統(tǒng)的 FPGA 綜合引擎是基于源自 ASIC 的方法,如底層規(guī)劃、區(qū)域內優(yōu)化 (IPO,In-place Optimization) 以
  • 關鍵字: Synplify  Premier  FPGA  時序收斂    

基于FPGA的IRIG-B(DC)碼解碼

  • 摘要:在分析了IRIG-B(DC)碼碼型特點的基礎上,提出了一種IRIG-B(DC)時間碼解碼的設計方法。該方法由少量外圍電路與一片現場可編程門陣列(FPGA)芯片組成,來實現對IRG-B(DC)碼的解碼、1 PPS信號輸出、實時時間顯示以
  • 關鍵字: IRIG-B  FPGA  DC  解碼    

基于FPGA和FLASH ROM的圖像信號發(fā)生器設計

  • 摘要:以XC2V1500-FPGA為硬件架構,設計了一種圖像信號發(fā)生器,作為自適應光學系統(tǒng)波前處理機的信號源,為波前處理機的調試和算法驗證提供支持。系統(tǒng)采用大容量的NAND型FLASH存儲數據,存儲容量為1 GB。圖像數據通過
  • 關鍵字: FLASH  FPGA  ROM  圖像信號發(fā)生器    

單片機與FPGA實現等精度頻率測量和IDDS技術設計方案

  • O.引言本系統(tǒng)利用單片機和FPGA有效的結合起來共同實現等精度頻率測量和IDDS技術,發(fā)揮各自的優(yōu)點,使設計變得 ...
  • 關鍵字: 單片機  FPGA  頻率測量  IDDS技術  

ASIC和微處理器芯片供電電源介紹及應用實例

  • 今天的高性能ASIC和微處理器芯片消耗的功率可超過150瓦。對于1 V1.5 V的供電電壓,這些器件所需要的電流可輕易超過100 A。通過采用多相直流/直流轉換器,為此類器件供電的任務可變得更容易處理。 目前,可擴展控制器
  • 關鍵字: 介紹  應用  實例  電源  供電  微處理器  芯片  ASIC  

基于FPGA的運動估計設計

  • 摘要:利用功能強大的FPGA實現視頻圖像的一種運動估計設計,采用的搜索方法是三步搜索法。在進行方案設計時,本文采用了技術比較成熟的VHDL語言進行設計,并使用Quartus II軟件進行時序仿真。由仿真結果可知,無論是
  • 關鍵字: FPGA  運動估計    

通信領域采用FPGA芯片嵌入式系統(tǒng)分析方案

  • 1.引言由于FPGA 良好的可編程性和優(yōu)越的性能表現,當前液晶拼接屏幕采用FPGA 芯片的嵌入式系統(tǒng)數量呈現迅速增加的趨勢,特別是在需要進行大規(guī)模運算的通信領域。目前FPGA 配置數據一般使用基于SRAM 的存儲方式,掉電
  • 關鍵字: FPGA  通信領域  嵌入式  方案    

基于FPGA的腦機接口系統(tǒng)方案

  • 腦機接口BCI(Brain Computer Interface)是一種新穎的人機接口方式。它的定義是:不依賴于腦的正常輸出通路(外周神經系統(tǒng)及肌肉組織)的腦-機(計算機或其他裝置)通訊系統(tǒng)[1]。液晶面板走勢要實現腦機接口,必須有一種能
  • 關鍵字: FPGA  腦機接口  系統(tǒng)方案    

基于FPGA的電梯控制器系統(tǒng)設計方案

  • 本文首先提出了一種基于有限狀態(tài)機的電梯控制器算法,然后根據該算法設計了一個三層電梯控制器,該電梯控制器的正確性經過了仿真驗證和硬件平臺的驗證。本文的電梯控制器設計,結合了深圳信息職業(yè)技術學院的實際電梯
  • 關鍵字: FPGA  電梯控制器  系統(tǒng)設計  方案    
共6811條 229/455 |‹ « 227 228 229 230 231 232 233 234 235 236 » ›|

fpga-to-asic介紹

您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

熱門主題

FPGA-to-ASIC    樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473