fpga+dsp 文章 進入fpga+dsp技術社區(qū)
基于NiosⅡ的直流電機PID調(diào)速控制系統(tǒng)設計與應用方案

- 引言 以往的直流電機調(diào)速系統(tǒng)通常采用單片機或DSP進行控制,而單片機需要使用大量的外圍電路,且系統(tǒng)的可升級性差,如更換控制器,往往要對整個軟硬件進行重新設計,可重用性不高。而采用DSP作為主要控制器,如果碰到處理多任務系統(tǒng)時,一片DSP不能勝任,這時就需要再擴展一片DSP或者FPGA芯片來輔助控制,從而實行雙芯片控制模式。但這樣做,既增加了兩個處理器之間同步和通信的負擔,又使系統(tǒng)實時性變壞,延長系統(tǒng)開發(fā)時間?;谝陨洗祟悊栴},本文提出了采用Altera公司推出的NiosⅡ軟核來控制直流電機調(diào)速系
- 關鍵字: PID NiosⅡ FPGA
一種基于NiosⅡ的可重構DSP系統(tǒng)設計
- 引言 為了解決傳統(tǒng)DSP所面臨的速度低、硬件結構不可重構、開發(fā)升級周期長和不可移植等問題,本文應用Altera公司推出的NiosII嵌入式軟核處理器,提出了一種具有常規(guī)DSP的NiosII系統(tǒng)功能SOPC解決方案。由于可編程的NiosII核含有許多可配置的接口模塊,用戶可根據(jù)設計要求,利用QuartusII和SOPC Builder對NiosII及其外圍系統(tǒng)進行構建。用戶還可通過Matlab和DSP Builder,或直接用VHDL等硬件描述語言,為NiosII嵌入式處理器設計各類硬件模塊,并以
- 關鍵字: DSP NiosII SOPC
基于NiosⅡ處理器的多功能計數(shù)器系統(tǒng)設計
- 系統(tǒng)以FPGA為核心,通過對正弦信號進行濾波、放大整形后得到標準的方波,由FPGA對其頻率、周期及相位差進行測量。頻率、周期測量采用等精度測量法,其具有精度高的特點;相位差測量采用鑒相器分辨出相位差后測量其高電平所占比例測量。摒棄傳統(tǒng)的FPGA+單片機方案,利用SOPC Builder在FPGA上構建Nios Ⅱ處理器對測量的數(shù)據(jù)進行數(shù)據(jù)處理及顯示,實現(xiàn)了頻率、周期、相位差測量的片上系統(tǒng)(SOPC),提高了系統(tǒng)的穩(wěn)定性、降低了布線難度。 基于Nios_處理器的多功能計數(shù)器系統(tǒng)設計.pdf
- 關鍵字: NiosⅡ 多功能計數(shù)器 FPGA
基于NiosⅡ的1553B總線通訊模塊設計與開發(fā)

- 自2005年9月LXI總線推出以來,已經(jīng)顯示出其組建測試系統(tǒng)的眾多優(yōu)點?;贚XI總線組建測試系統(tǒng)具有易于使用、靈活性高、模塊化和可擴縮性、實現(xiàn)更快的系統(tǒng)吞吐率、可分布式應用、長壽命、低成本、通過IEEE1588時鐘同步、機架空間小、合成儀器等諸多優(yōu)點。 1553B總線的全名為“時分制指令/響應式多路傳輸數(shù)據(jù)總線”,國內(nèi)多型戰(zhàn)斗機、軍艦等武器平臺都采用其作為傳輸總線。因此研制基于LXI總線的1553B通訊模塊,不僅能滿足多型武器裝備對1553B總線的測試需求,也對LXI總
- 關鍵字: NiosⅡ 1553B FPGA
晶振的作用—有用就是任性

- 1. 晶振的作用--晶振的基本概念 晶振是電路中常用用的時鐘元件,全稱是叫晶體震蕩器,它是利用具有壓電效應的石英晶體片制成的。其作用在于產(chǎn)生原始的時鐘頻率,這個頻率經(jīng)過頻率發(fā)生器的放大或縮小后就成了電腦中各種不同的總線頻率。由于石英諧振器具有體積小、重量輕、可靠性高、頻率穩(wěn)定度高等優(yōu)點,被應用于家用電器和通信設備中。石英諧振器因具有極高的頻率穩(wěn)定性,故主要用在要求頻率十分穩(wěn)定的振蕩電路中作諧振元件。 2. 晶振的作用--晶振的符號表示 晶振在結構上分為兩只腳的晶振和三只腳的晶振,它們在電
- 關鍵字: 晶振 DSP datasheet 晶振的作用
京微雅格FPGA的仿真方法

- 京微雅格是世界上除美國硅谷以外唯一自主研發(fā)并成功量產(chǎn)現(xiàn)場可編程邏輯(FPGA)芯片的公司,目前擁有數(shù)百項技術專利和近百款產(chǎn)品。目前,已經(jīng)有越來越多的用戶都開始使用國產(chǎn)FPGA來做自己的設計,然而在FPGA的開發(fā)過程中,免不了要對設計進行仿真。京微雅格的FPGA是支持在modelsim中進行仿真的。 京微雅格的FPGA需要在Primace軟件中進行開發(fā),為了便于客戶進行仿真設計,在Primace5.0及以上版本都支持在工程中直接調(diào)用仿真工具Modelsim。同時,也支持在modelsim中直接進行
- 關鍵字: 京微雅格 FPGA 仿真
上海盈方微電子獲得CEVA-TeakLite-4 音頻/語音DSP內(nèi)核授權許可
- 全球領先的硅產(chǎn)品知識產(chǎn)權(SIP)平臺解決方案和數(shù)字信號處理器(DSP)內(nèi)核授權廠商CEVA公司宣布,上海盈方微電子(Shanghai InfoTM Microelectronics)已經(jīng)獲得CEVA-TeakLite-4 DSP授權許可,在面向智能手機、平板電腦和其它移動設備的下一代應用處理器中支持先進的音頻功能。 上海盈方微電子產(chǎn)品總監(jiān)Kurt Zhang介紹說:“經(jīng)過詳細的篩選過程,CEVA-TeakLite-4 DSP證明是實現(xiàn)下一代應用處理器所需高性能音頻處理功能的最低功耗
- 關鍵字: DSP CEVA 內(nèi)核
【從零開始走進FPGA】創(chuàng)造平臺——Quartus II 11.0 套件安裝指南

- 一、Altera Quartus II 11.0套件介紹 所謂巧婦難為無米之炊,再強的軟硬件功底,再多的思維創(chuàng)造力,沒有軟件的平臺,也只是徒勞。因此,一切創(chuàng)造的平臺——Quartus II 軟件安裝,由零開啟的世界,便從此開始。 自從Bingo 2009年開始接觸FPGA,Quartus II 版本的軟件從n年前的5.1版本到今天的最新發(fā)布的11.0,都使用過;當然對于軟件核心構架而言,萬變不離其宗。雖然多多少少有點bug,但這10多個版本發(fā)展到了現(xiàn)在,能看到Alt
- 關鍵字: FPGA Quartus II
零基礎學FPGA(七)淺談狀態(tài)機

- 今天我們來寫狀態(tài)機。 關于狀態(tài)機呢,想必大家應該都接觸過,通俗的講就是數(shù)電里我們學的狀態(tài)轉(zhuǎn)換圖。狀態(tài)機分為兩中類型,一種叫Mealy型,一種叫Moore型。前者就是說時序邏輯的輸出不僅取決于當前的狀態(tài),還取決于輸入,而后者就是時序邏輯的輸出僅僅取決于當前的狀態(tài)。下面兩個圖分別表示兩種不同的狀態(tài)機。 ? ? 下面我們就通過代碼來寫一下狀態(tài)機,以下面的狀態(tài)轉(zhuǎn)換圖為例 ? 首先,是一種典型的狀態(tài)機寫法,這種寫法我們稱為
- 關鍵字: FPGA 狀態(tài)機 Mealy Moore
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
