EEPW首頁(yè) >>
主題列表 >>
fpga soc
fpga soc 文章 進(jìn)入fpga soc技術(shù)社區(qū)
Altera演示第一款基于模型的FPGA浮點(diǎn)DSP工具
- Altera公司日前演示了使用FPGA的浮點(diǎn)DSP新設(shè)計(jì)流程,這是業(yè)界第一款基于模型的浮點(diǎn)設(shè)計(jì)工具,支持在FPGA中實(shí)現(xiàn)復(fù)數(shù)浮點(diǎn)DSP算法。伯克萊設(shè)計(jì)技術(shù)公司 (Berkeley Design Technology, Inc, BDTI) 進(jìn)行的獨(dú)立分析驗(yàn)證了能夠在Altera 的Stratix 和Arria FPGA系列中簡(jiǎn)單方便的高效實(shí)現(xiàn)高性能浮點(diǎn)DSP設(shè)計(jì)。
- 關(guān)鍵字: Altera FPGA
EtherWaves和Tensilica合作擴(kuò)展數(shù)字廣播解決方案
- EtherWaves和Tensilica日前宣布,通過(guò)植入Tensilica公司的Xtensa數(shù)據(jù)處理器,從而進(jìn)一步拓展ClearSignal的軟件DAB/DMB解決方案,EtherWaves公司,是業(yè)界公認(rèn)的車(chē)載和SOC(片上系統(tǒng))數(shù)字廣播IP核的領(lǐng)導(dǎo)者,Tensilica是業(yè)界領(lǐng)先的且經(jīng)驗(yàn)證的可配置處理器IP供應(yīng)商。這項(xiàng)舉措非常符合EtherWaves公司一貫的支持領(lǐng)先芯片架構(gòu)的戰(zhàn)略方針,同時(shí)也拓展了ClearSignal軟件設(shè)計(jì)的實(shí)用性。
- 關(guān)鍵字: EtherWave SOC DSP
EtherWaves公司拓展數(shù)字廣播解決方案
- EtherWaves和Tensilica今日宣布,通過(guò)植入Tensilica公司的Xtensa 數(shù)據(jù)處理器,從而進(jìn)一步拓展ClearSignal的軟件DAB/DMB解決方案,EtherWaves公司,是業(yè)界公認(rèn)的車(chē)載和SOC(片上系統(tǒng))數(shù)字廣播IP核的領(lǐng)導(dǎo)者,Tensilica是業(yè)界領(lǐng)先的且經(jīng)驗(yàn)證的可配置處理器IP供應(yīng)商。這項(xiàng)舉措非常符合EtherWaves公司一貫的支持領(lǐng)先芯片架構(gòu)的戰(zhàn)略方針,同時(shí)也拓展了ClearSignal軟件設(shè)計(jì)的實(shí)用性。
- 關(guān)鍵字: EtherWaves SOC
基于FPGA的存儲(chǔ)測(cè)試系統(tǒng)的設(shè)計(jì)
- 摘要:針對(duì)某些特殊的測(cè)試試驗(yàn)要求測(cè)試系統(tǒng)高性能、微體積、低功耗,在存儲(chǔ)測(cè)試?yán)碚摶A(chǔ)上,進(jìn)行了動(dòng)態(tài)存儲(chǔ)測(cè)試系統(tǒng)的FPGA設(shè)計(jì)。介紹了該系統(tǒng)的組成,對(duì)控制模塊進(jìn)行了詳細(xì)設(shè)計(jì)。針對(duì)測(cè)試環(huán)境的多樣性設(shè)計(jì)了采樣策略
- 關(guān)鍵字: FPGA 存儲(chǔ)測(cè)試 系統(tǒng)
基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
- 摘要:為了在提高數(shù)據(jù)采集卡的速度的同時(shí)降低成本,設(shè)計(jì)了一種應(yīng)用流水線存儲(chǔ)技術(shù)的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)應(yīng)用軟件與硬件相結(jié)合的方式來(lái)控制實(shí)現(xiàn),通過(guò)MAX1308模數(shù)轉(zhuǎn)換器完成ADC的轉(zhuǎn)化過(guò)程,采用多片Nandflash流水線
- 關(guān)鍵字: FPGA 高速數(shù)據(jù) 采集 系統(tǒng)設(shè)計(jì)
基于FPGA的SoC驗(yàn)證平臺(tái)實(shí)現(xiàn)電路仿真?zhèn)慑e(cuò)

- 基于FPGA的SoC驗(yàn)證平臺(tái)實(shí)現(xiàn)電路仿真?zhèn)慑e(cuò),臺(tái)灣工業(yè)技術(shù)研究院提出一種能夠顯著提升客制化FPGA原型板驗(yàn)證效率的創(chuàng)新方法,自動(dòng)化現(xiàn)有的電路仿真(in-circuit emulation)偵錯(cuò)功能,并提供更高的FPGA能見(jiàn)度。這個(gè)以FPGA為基礎(chǔ)的SoC驗(yàn)證平臺(tái)對(duì)工研院而言是前景看好
- 關(guān)鍵字: 實(shí)現(xiàn) 電路 仿真 平臺(tái) 驗(yàn)證 FPGA SoC 基于
惠瑞捷V93000 SOC測(cè)試平臺(tái)裝機(jī)數(shù)量達(dá)2,500臺(tái)
- Advantest 集團(tuán)(東京證券交易所:6857;紐約證券交易所:ATE)旗下公司惠瑞捷 (Verigy)的 V93000 片上系統(tǒng) (SOC) 測(cè)試平臺(tái)安裝數(shù)量已達(dá) 2,500 臺(tái),具有重大里程碑意義。此次具有里程碑意義的裝機(jī)為日月光半導(dǎo)體制造股份有限公司(簡(jiǎn)稱(chēng) ASE,臺(tái)灣證券交易所:2311,紐約證券交易所:ASX)多系統(tǒng)訂單的一部分。日月光為世界最大的 IC 封裝和測(cè)試服務(wù)的獨(dú)立供應(yīng)商。
- 關(guān)鍵字: 惠瑞捷 SOC 半導(dǎo)體
FPGA芯片結(jié)構(gòu)分析

- FPGA芯片結(jié)構(gòu)分析,目前主流的FPGA仍是基于查找表技術(shù)的,已經(jīng)遠(yuǎn)遠(yuǎn)超出了先前版本的基本性能,并且整合了常用功能(如RAM、時(shí)鐘管理和DSP)的硬核(ASIC型)模塊。如圖1-1所示(注:圖1-1只是一個(gè)示意圖,實(shí)際上每一個(gè)系列的FPGA都有其相應(yīng)的
- 關(guān)鍵字: 分析 結(jié)構(gòu) 芯片 FPGA
fpga soc介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
