dsp-fta410 文章 進入dsp-fta410技術(shù)社區(qū)
基于DSP的磁流變阻尼器的控制方法
- 以美國德州儀器公司推出的十六位定點通用數(shù)字信號處理芯片DSP為核心開發(fā)出精確可控的電流控制器,電流可在0~1.5A范圍內(nèi)調(diào)節(jié),輸出電流精度高,線性度好,控制效果顯著。 1 引言 磁流變阻尼器是一種在磁場作用下阻尼可控的器件,在航空、汽車等領(lǐng)域具有廣泛應(yīng)用前景。與傳統(tǒng)汽車懸架系統(tǒng)相比,裝有磁流變阻尼器的半主動懸架系統(tǒng)可以根據(jù)路面狀況和車輛運行狀態(tài)在計算機的控制下自動調(diào)節(jié)阻尼器的阻尼力,大大提高汽車的舒適性和行車安全性[1,2]。磁流變阻尼器的工作原理是改變勵磁線圈中的電流從而獲得不同強度的磁
- 關(guān)鍵字: DSP 磁流變阻尼器 控制器 ADC
使用雙處理器延長電池壽命
- 在面臨必須延長電池壽命的需求時,很多系統(tǒng)設(shè)計師認(rèn)為單個芯片所消耗的功耗比兩個芯片要少。原因似乎很簡單:芯片間通信比單個芯片工作消耗更多的功耗,兩個芯片上有更多的晶體管,因此要比有相同功能的單芯片有更多的漏電流。但功耗節(jié)省技術(shù)卻給這種傳統(tǒng)觀點迎頭一擊。 DSP設(shè)計師將更多的功能,如加速器、通信模塊和網(wǎng)絡(luò)外設(shè)集成到DSP芯片上,使芯片對工程師更為有用。但這種更強大的芯片在完成簡單的內(nèi)務(wù)管理或監(jiān)控任務(wù)時,會消耗比該任務(wù)所需更多的功耗。在多種情況下,設(shè)計師無法只啟用DSP芯片中所需部分的功能。 在
- 關(guān)鍵字: 處理器 電池 DSP MCU
基于DSP的調(diào)頻調(diào)制器設(shè)計
- 軟件無線電的基本思想是以開放的、可擴展的、結(jié)構(gòu)最簡的硬件為通用平臺,把盡可能多通信功能用可升級、可替換軟件來實現(xiàn)。其中心思想是:構(gòu)造一個具有標(biāo)準(zhǔn)化、模塊化的通用硬件平臺,并通過軟件加載實現(xiàn)各種無線通信功能的一種開放式體系結(jié)構(gòu)。本文基于這一思想,首先構(gòu)造一個DSP與PC機接口的硬件平臺,繼而在該平臺上實現(xiàn)較為簡單的FM調(diào)制器。該系統(tǒng)的實現(xiàn)為以后研究基于軟件無線電其他制式的調(diào)制解調(diào)器提供了基本平臺。
- 關(guān)鍵字: 設(shè)計 調(diào)制器 調(diào)頻 DSP 基于
Tensilica結(jié)盟SPIRIT DSP移動多媒體音視頻解決方案
- 音視頻軟件供應(yīng)商SPIRIT公司和Tensilica公司今日宣布雙方結(jié)成戰(zhàn)略伙伴關(guān)系,并發(fā)布18個經(jīng)過優(yōu)化的高質(zhì)量數(shù)字音頻和語音算法軟件包,可支持SOC設(shè)計中日益流行的HIFI2音頻引擎。 SPIRIT音頻軟件包現(xiàn)包括:AAC-LC 編解碼器、aacPlus v1及v2編解碼器、BSAC 解碼器、MP3編解碼器、Ogg Vorbis解碼器, 和WMA編解碼器。 語音編碼包括AMR-NB (窄帶)、AMR-WB和G.729AB。 此外,在戰(zhàn)略伙伴關(guān)系框架下,雙方將致力于在Tensilica公
- 關(guān)鍵字: DSP Tensilica SPIRIT 移動多媒體 音視頻 SOC
恩智浦推出新型蜂窩調(diào)制解調(diào)器
- 恩智浦半導(dǎo)體推出高帶寬蜂窩軟調(diào)制解調(diào)器——Nexperia蜂窩系統(tǒng)解決方案PNX6910。PNX6910由恩智浦功能強大的數(shù)字信號處理(DSP)內(nèi)核——嵌入式矢量處理器(EVP)驅(qū)動,可實現(xiàn)高達150 Mbits的下行和50 Mbits的上行數(shù)據(jù)傳輸速率,并且支持多種模式(LTE/HSPA/UMTS/EDGE/GPRS/GSM)。 由于下一代移動設(shè)備提供超高速互聯(lián)網(wǎng)瀏覽、視頻流服務(wù)、多人聯(lián)機游戲甚至標(biāo)準(zhǔn)長度的高清影片,因而消費者可以從精彩紛呈的用戶
- 關(guān)鍵字: 恩智浦 蜂窩 調(diào)制解調(diào)器 DSP EVP
高效FPGA乘法器在無線基站中的使用
- 基于WiMax及其派生標(biāo)準(zhǔn)的新興寬帶無線協(xié)議需要越來越高的吞吐量和數(shù)據(jù)速率。這些協(xié)議提出的快速芯片速率和數(shù)字射頻處理可以在使用FPGA方案的硬件上得到最佳的實現(xiàn)。 FPGA非常適合作為高性能、高性價比的解決方案來實現(xiàn)這些物理層協(xié)議中的數(shù)字功能,因為它們包括以下豐富的資源: 1.DSP模塊,可以用來實現(xiàn)各種FIR濾波和FFT/IFFT操作所要求的乘法器和加法器/累加器功能; 2. SERDES收發(fā)器,可以支持無線前端與基帶數(shù)字板之間的CPRI和OBSAI接口; 3. 重要的FPG
- 關(guān)鍵字: FPGA 乘法器 無線 基站 WiMax DSP IP核
一種基于多DSP協(xié)同工作的控制系統(tǒng)
- 盡管數(shù)字信號處理器(DSP)的性能越來越強,基于DSP嵌入式系統(tǒng)的功能也越來越多,但對于實時性、容錯性、可靠性要求很高的多任務(wù)信號處理及多路過程控制方面的應(yīng)用,單個DSP嵌入式系統(tǒng)的處理能力是不夠的。分布式系統(tǒng)處理能力強、可靠性高,采用多個DSP嵌入式子系統(tǒng)構(gòu)成分布式系統(tǒng),利用分布式系統(tǒng)的并發(fā)性實現(xiàn)多個DSP的并行處理,滿足多任務(wù)、實時性的要求。同時,通過硬件和軟件冗余設(shè)計,保證了系統(tǒng)的可靠性。 本文采用TMS320F2812 DSP實現(xiàn)了三個同構(gòu)的、具有多種實時信號處理和多個過程控制功能的嵌入
- 關(guān)鍵字: DSP CAN總線 嵌入式 分布式系統(tǒng)
用FPGA實現(xiàn)低成本實時深度感知
- 引言 對于自主機器人導(dǎo)航和其它機器視覺應(yīng)用來說,實時深度感知是很關(guān)鍵的。目前通過立體圖像來計算深度的算法計算量很大,例如差異測繪,要占用CPU大量的時間,或者需要用昂貴的器件進行實時操作。 針對立體攝像的深度感知,F(xiàn)PGA解決方案能使處理器的時間得到緩解,減少或除去器件的成本,例如MPU、DSP、激光器和昂貴的鏡頭。通過提供給機器人其環(huán)境中 的差異測繪,F(xiàn)PGA使機器人中的CPU專注于重要的高層任務(wù),例如建圖和定位。 差異測繪 加深度感知到機器人的常用技術(shù)是用兩個水平放置的
- 關(guān)鍵字: 機器視覺 FPGA 深度感知 嵌入式 DSP 200806
異步DSP核心設(shè)計:更低功耗,更高性能
- 目前,處理器性能的主要衡量指標(biāo)是時鐘頻率。絕大多數(shù)的集成電路 (IC) 設(shè)計都基于同步架構(gòu),而同步架構(gòu)都采用全球一致的時鐘。這種架構(gòu)非常普及,許多人認(rèn)為它也是數(shù)字電路設(shè)計的唯一途徑。然而,有一種截然不同的設(shè)計技術(shù)即將走上前臺:異步設(shè)計。
這一新技術(shù)的主要推動力來自硅技術(shù)的發(fā)展?fàn)顩r。隨著硅產(chǎn)品的結(jié)構(gòu)縮小到 90 納米以內(nèi),降低功耗就已成為首要事務(wù)。異步設(shè)計具有功耗低、電路更可靠等優(yōu)點,被看作是滿足這一需要的途徑。
異步技術(shù)由于諸多原因曾經(jīng)備受冷落,其中最重要的是缺乏標(biāo)準(zhǔn)化的 - 關(guān)鍵字: 功耗 高性能 設(shè)計 核心 DSP 異步
基于DSP和模糊控制的尋線行走機器人設(shè)計與實現(xiàn)
- 在最近的機器人比賽和電子設(shè)計競賽中,較多參賽題目要求機器人沿場地內(nèi)白色或黑色指引線行進。一些研究人員提出了基于尋線的機器人設(shè)計策略,主要是關(guān)注指引線的檢測,但對于機器人的整體設(shè)計未做說明。本文在總結(jié)此類賽事的基礎(chǔ)上,提出了一種將DSP(Digital Signal Processor)和CPLD(Complex Programmable Logic Device)作為核心處理器,采用模糊控制策略處理來自檢測指引線傳感器信號的機器人行走機構(gòu)的通用性設(shè)計方法。 1 車體機械設(shè)計 由于機器人比賽
- 關(guān)鍵字: DSP 模糊控制 機器人 傳感器 單片機
FPGA+DSP實時三維圖像信息處理系統(tǒng)
- 三維圖像信息處理一直是圖像視頻處理領(lǐng)域的熱點和難點,目前國內(nèi)外成熟的三維信息處理系統(tǒng)不多,已有的系統(tǒng)主要依賴高性能通用PC完成圖像采集、預(yù)處理、重建、構(gòu)型等囊括底層和高層的處理工作。三維圖像處理數(shù)據(jù)量特別大、運算復(fù)雜,單純依靠通用PC很難達到實時性要求,不能滿足現(xiàn)行高速三維圖像處理應(yīng)用。 本系統(tǒng)中,采用FPGA實現(xiàn)底層的信號預(yù)處理算法,其處理數(shù)據(jù)量很大,處理速度高,但算法結(jié)構(gòu)相對比較簡單,可同時兼顧速度和靈活性。高層處理算法數(shù)據(jù)量較少、算法結(jié)構(gòu)復(fù)雜,可采用運算速度快、尋址方式靈活、通信機制強大的
- 關(guān)鍵字: FPGA DSP 三維圖像信息處理 EVIP PCI
dsp-fta410介紹
您好,目前還沒有人創(chuàng)建詞條dsp-fta410!
歡迎您創(chuàng)建該詞條,闡述對dsp-fta410的理解,并與今后在此搜索dsp-fta410的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp-fta410的理解,并與今后在此搜索dsp-fta410的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473