dsp+fpga 文章 最新資訊
Xilinx FPGA的功耗優(yōu)化設(shè)計(jì)
- 對于FPGA來說,設(shè)計(jì)人員可以充分利用其可編程能力以及相關(guān)的工具來準(zhǔn)確估算功耗,然后再通過優(yōu)化技術(shù)來使FPGA設(shè)計(jì)以及相應(yīng)的PCB板在功率方面效率更高。
靜態(tài)和動態(tài)功耗及其變化在90nm工藝時(shí),電流泄漏問題對ASIC和 - 關(guān)鍵字: 設(shè)計(jì) 優(yōu)化 功耗 FPGA Xilinx
Xilinx推出ISE設(shè)計(jì)套件11.1版本
- 全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司今天宣布正式推出ISE® 設(shè)計(jì)套件11.1版本(ISE® Design Suite 11.1)。這一FPGA設(shè)計(jì)解決方案在業(yè)界率先為邏輯、數(shù)字信號處理、嵌入式處理以及系統(tǒng)級設(shè)計(jì)提供了完全可互操作的領(lǐng)域?qū)S迷O(shè)計(jì)流程和工具配置。 該新版本為面向多種市場和應(yīng)用的基于FPGA的片上系統(tǒng)解決方案提供了更簡單、更智能的設(shè)計(jì)方法。賽靈思公司致力于為設(shè)計(jì)人員提供目標(biāo)設(shè)計(jì)平臺,而ISE 設(shè)計(jì)套件 11.1版本的推出是一個(gè)重要的里程碑。 為更好地滿足當(dāng)前異常多
- 關(guān)鍵字: Xilinx FPGA 嵌入式
基于DSP+CPLD的伺服控制卡的設(shè)計(jì)

- 0 引 言
隨著先進(jìn)制造技術(shù)的迅速發(fā)展,對運(yùn)動控制的精度要求也越來越高,而運(yùn)動伺服控制系統(tǒng)的性能很大程度上取決于伺服控制算法,通過運(yùn)動控制與智能控制的融合,從改進(jìn)傳統(tǒng)的PID控制,到現(xiàn)代的最優(yōu)控制、自適 - 關(guān)鍵字: 控制卡 設(shè)計(jì) 伺服 CPLD DSP 基于 運(yùn)動控制 單神經(jīng)元 CMAC 單神經(jīng)元PID 放大器
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
