2011年8月31日上午8:00整,2011年全國大學生電子設(shè)計競賽(上海賽區(qū)TI杯)在上海各參賽學校正式拉開帷幕。今年上海賽區(qū)的比賽由上海市教委主辦,上海交通大學承辦,并繼續(xù)由全球領(lǐng)先的半導體公司德州儀器(TI)贊助冠名,稱為“TI杯”。 2011年上海賽區(qū)共有來自19所高校的251支參賽隊,753名參賽學生報名參加。
關(guān)鍵字:
TI DSP
致力于提供幫助功率管理、安全、可靠與高性能半導體技術(shù)產(chǎn)品的領(lǐng)先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣布提供經(jīng)成本優(yōu)化的SmartFusion 可定制單芯片系統(tǒng) (customizable system-on-chip, cSoC) 器件A2F060,該器件備有商用和工業(yè)溫度等級型款,專門針對大批量應用而設(shè)計,包括馬達和運動控制、游戲機、太陽能逆變器,以及臨床和成像醫(yī)療電子設(shè)備。
關(guān)鍵字:
美高森美 FPGA
日前,飛思卡爾半導體 [NYSE: FSL] 與清華大學簽訂許可授權(quán)協(xié)議,這所重點高校將獲權(quán)使用飛思卡爾e200z6-z3內(nèi)核;飛思卡爾與中國最高學府的攜手合作也將成為推進Power Architecture技術(shù)在中國發(fā)展步伐的里程碑。同時,清華大學也表示,今后會在飛思卡爾e200內(nèi)核的基礎(chǔ)上研發(fā)新產(chǎn)品,并為學生提供Power Architecture技術(shù)培訓。
關(guān)鍵字:
飛思卡爾 半導體 DSP
利用賽靈思FPGA的動態(tài)重配置功能,同構(gòu)多線程執(zhí)行模型可同時兼得軟件靈活性和硬件性能。一臺在未知的土地...
關(guān)鍵字:
賽靈思 FPGA
本文采用FPGA來設(shè)計一款廣泛應用于計算機、Modem、數(shù)據(jù)終端以及許多其他數(shù)字設(shè)備之間的數(shù)據(jù)傳輸?shù)膶S卯惒讲⑿型ㄐ沤涌谛酒?,實現(xiàn)了某一時鐘域(如66 MHz)的8位并行數(shù)據(jù)到另一低時鐘域(如40 MHz)16位并行數(shù)據(jù)的異步轉(zhuǎn)換,并且客戶可以根據(jù)自己的要求進行數(shù)據(jù)定義。完成數(shù)據(jù)在不同時鐘域間的正確傳遞的同時防止亞穩(wěn)態(tài)的出現(xiàn),保持系統(tǒng)的穩(wěn)定,是電路設(shè)計的關(guān)鍵。
關(guān)鍵字:
Spartan-II FPGA 多時鐘域 數(shù)據(jù)
在LMS算法進行變步長處理的基礎(chǔ)上,結(jié)合馳豫超前流水線技術(shù)和時序重構(gòu)技術(shù)提出了創(chuàng)新結(jié)構(gòu)和改進算法,在FPGA的仿真綜合環(huán)境中設(shè)計實現(xiàn)了該高速自適應濾波器,并且在Altera DE2-70開發(fā)板上進行了板級測試。
關(guān)鍵字:
FPGA 自適應濾波器
基于DSP和FPGA的多波形雷達回波中頻模擬器實現(xiàn),本文論述一種自主產(chǎn)生式的雷達回波模擬器中頻部分的設(shè)計實現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進頻、步進頻+線性調(diào)頻等多種波形的雷達回波信號,并可產(chǎn)生雙目標和參數(shù)可控的帶限高斯白噪聲,可模擬主要
關(guān)鍵字:
中頻 模擬器 實現(xiàn) 雷達 波形 DSP FPGA 基于
一臺在未知的土地上行進的自動機器人;一部能夠根據(jù)信號強度改變解壓縮格式的視頻解碼器;一套寬帶電子對抗系統(tǒng);一種用于機動車輛的自適應圖像跟蹤算法……這些都屬于大量涌現(xiàn)的隨環(huán)境瞬變做出快速響應的新興嵌入式或者關(guān)鍵任務應用。在過去,靜態(tài)決策最壞情況分配曾為嚴格的實時約束提供了解決方案,而現(xiàn)在靈活性也成為一項要求。法國某研究項目建議使用的解決方案是一種分布在 FPGA 資源上,對軟硬件線程進行管理的操作系統(tǒng)。
關(guān)鍵字:
賽靈思 FPGA
全球領(lǐng)先的硅產(chǎn)品知識產(chǎn)權(quán) (SIP) 平臺解決方案和數(shù)字信號處理器 (DSP)內(nèi)核授權(quán)廠商CEVA 公司宣布,中國領(lǐng)先的高科技企業(yè)新岸線公司已獲CEVA DSP內(nèi)核技術(shù)的許可授權(quán),用于其瞄準發(fā)展中地區(qū)手機市場的無線芯片組設(shè)計。通過利用CEVA功能強大且靈活的DSP引擎,新岸線開發(fā)出一款由世界首屈一指的無線通信DSP架構(gòu)助力、具有超低功耗的高成本效益無線解決方案。
關(guān)鍵字:
CEVA DSP
日前,德州儀器 (TI) 宣布推出 TMS320C553x 超低功耗 DSP,幫助開發(fā)人員以前所未有的超低價格為消費類音頻及語音應用、便攜式醫(yī)療設(shè)備、生物識別安防、聲控家庭自動化以及流量表等添加高級信號處理功能。該 C553x 系列DSP 價格為業(yè)界最低并可由C5535 eZdsp? 開發(fā)套件支持。此外,該 DSP 與性能最接近的同類競爭 DSP 相比,可將功耗降低2 倍,待機功耗銳降達 6 倍。
關(guān)鍵字:
TI DSP TMS320C553x
高性能與多核處理器 摘要 隨著越來越多的移動手持終端支持視頻功能,對于流媒體內(nèi)容及實時通信的網(wǎng)絡支持需求也在顯著上升。雖然對已部署的 3G 媒體網(wǎng)關(guān)進行升級可以支持較低的分辨率和幀速率,但這種由于自身的
關(guān)鍵字:
處理 技術(shù) 視頻 DSP KeyStone 基于
兩個主要的DSP供應商ADI公司和德州儀器公司已大幅削減價格在其最新的處理器上,試圖將復雜的信號處理系統(tǒng)更為廣泛的應用。
關(guān)鍵字:
ADI DSP
Altera日前宣布開始發(fā)售世界上第一款具有28-Gbps收發(fā)器的FPGA。Stratix V GT器件是業(yè)界目前為止帶寬最大、性能最好的FPGA。這一業(yè)界領(lǐng)先的創(chuàng)新Stratix V GT FPGA技術(shù)為前沿通信系統(tǒng)設(shè)計人員量身定做,幫助他們盡快實現(xiàn)市場解決方案,以滿足越來越高的網(wǎng)絡帶寬要求。
關(guān)鍵字:
Altera FPGA
Digilent公司很榮幸的宣布:第7屆Digilent電子設(shè)計大賽(DDC)總決賽將于2011年9月14日到15日在德國慕尼黑與FPGA World Conference同期舉行。來自中國、美國、羅馬尼亞、瑞典、墨西哥和印度的16支隊伍共30多位參賽者將會角逐這次Digilent電子設(shè)計大賽的總冠軍。這些隊伍都是各自國家的地區(qū)性設(shè)計大賽的優(yōu)勝者,其中中國選送4支隊伍,他們分別來自北京工業(yè)大學、清華大學、桂林電子科技大學、電信科學技術(shù)研究院。
關(guān)鍵字:
Digilent FPGA
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。
創(chuàng)建詞條