- 摘要:FPGA既具有門陣列的高邏輯密度和高可靠性,又具有可編程邏輯器件的用戶可編程性,可以減少系統(tǒng)的設(shè)計和維護風(fēng)險,降低產(chǎn)品成本,縮短設(shè)計周期。文中給出了利用FPGA設(shè)計漢明距離的計算電路,同時給出與通過有效
- 關(guān)鍵字:
FPGA 漢明距離 電路
- 基于FPGA嵌入式系統(tǒng)的雷達目標(biāo)模擬器的設(shè)計,人為地對雷達進行測試時,有時只對雷達的某個和某些參數(shù)感興趣,希望在回波中表征感興趣的參數(shù)強一些,這時就應(yīng)該在回波中去掉雜波和噪聲的影響,而這在實際的外場試飛過程中是不可能實現(xiàn)的,這也是雷達信號模擬器對
- 關(guān)鍵字:
目標(biāo) 模擬器 設(shè)計 雷達 系統(tǒng) FPGA 嵌入式 基于
- 摘要:以某光電跟蹤產(chǎn)品雙DSP系統(tǒng)為例,詳細介紹了RS 422通信設(shè)計。該系統(tǒng)設(shè)計選用Maxim公司提供的Max490ESA作為接口芯片。給出了其硬件接口原理圖,并分別從DSP和PC機兩方面詳細介紹了RS 422通信程序的設(shè)計,具體給
- 關(guān)鍵字:
RS422 通信 設(shè)計 系統(tǒng) DSP 跟蹤 產(chǎn)品 光電
- MCU+DSP雙處理器的嵌入式平臺構(gòu)建,自動化控制要求實時采集數(shù)據(jù),快速控制,多樣分析,通信靈活,雖然采用單個處理器構(gòu)成的硬件平臺不能滿足要求。采用以MCU+DSP雙處理器為核心的硬件平臺則是較合理的設(shè)計方案。利用DSP實現(xiàn)數(shù)據(jù)實時采集、分析、計算;M
- 關(guān)鍵字:
平臺 構(gòu)建 嵌入式 處理器 DSP MCU
- 基于CPCI接口DSP板的雷達目標(biāo)模擬器,提出一種基于CPCI接口DSP板的C波段雷達目標(biāo)模擬器。探測回波模擬,采用軟硬件相結(jié)合的方法。由主控計算機根據(jù)雷達工作參數(shù)預(yù)先設(shè)定并計算目標(biāo)數(shù)據(jù),然后將數(shù)據(jù)加載到硬件電路中。硬件電路實時合成雷達回波信號并輸出
- 關(guān)鍵字:
目標(biāo) 模擬器 雷達 DSP CPCI 接口 基于
- 引言 目前,市場上的中小規(guī)模LED顯示系統(tǒng),一般采用傳統(tǒng)的單片機作為主控芯片。對LED大屏幕顯示屏來說,由于數(shù)據(jù)傳輸量大,要求掃描速度快,而單片機內(nèi)部的資源較少、運行速度較慢,難于滿足系統(tǒng)要求。以FPGA
- 關(guān)鍵字:
顯示屏 控制系統(tǒng) 圖文 LED MCU FPGA 基于
- 摘要:在現(xiàn)代數(shù)字通信系統(tǒng)中,為了擴大信道的傳輸容量提高信號傳輸效率,常采用數(shù)字復(fù)接的技術(shù)。在分析了PCM30/32...
- 關(guān)鍵字:
FPGA PCM30 信號同步
- 研究了雷達多目標(biāo)模擬系統(tǒng)中數(shù)字射頻存儲(DRFM)單元的設(shè)計與實現(xiàn),根據(jù)模擬系統(tǒng)的設(shè)計要求, 提出一種基于高性能 FPGA數(shù)字射頻存儲單元設(shè)計方法;著重闡述了數(shù)字射頻存儲單元的設(shè)計思路, 給出了系統(tǒng)的設(shè)計方案, 并對系統(tǒng)中雷達模擬目標(biāo)的各功能模塊進行了分析,實驗結(jié)果表明,所設(shè)計的DRFM滿足設(shè)計系統(tǒng)要求。
- 關(guān)鍵字:
FPGA DRFM 雷達 多目標(biāo)
- FPGA與單片機實現(xiàn)低頻數(shù)字式相位測量儀,摘要:提出了以AVR ATmega128單片機和Altera公司的Cyclone系列EP1C3T100為核心的系統(tǒng)設(shè)計方案。分析了數(shù)字式低頻相位測量儀的測量原理和測量誤差及其消除的方法。主要介紹了系統(tǒng)的軟硬件設(shè)計。實踐表明,此方案設(shè)計的
- 關(guān)鍵字:
數(shù)字式相位 測量儀 低頻 實現(xiàn) 單片機 FPGA
- 基于TMS320C6416與FPGA的實時光電圖像識別系統(tǒng),光電混合模式識別以其高速并行處理和無串?dāng)_的優(yōu)點成為實現(xiàn)模式識別實用化和實時化的重要途徑,其在目標(biāo)識別、指紋識別、光纖檢測、工業(yè)零件識別、汽車牌照識別等領(lǐng)域得到了廣泛的研究和應(yīng)用[1.2],并取得了很好的識別
- 關(guān)鍵字:
圖像 識別 系統(tǒng) 光電 實時 TMS320C6416 FPGA 基于
- FPGA設(shè)計中毛刺信號解析,在FPGA的設(shè)計中,毛刺現(xiàn)象是長期困擾電子設(shè)計工程師的設(shè)計問題之一, 是影響工程師設(shè)計效率和數(shù)字系統(tǒng)設(shè)計有效性和可靠性的主要因素。由于信號在FPGA的內(nèi)部走線和通過邏輯單元時造成的延遲,在多路信號變化的瞬間,組合
- 關(guān)鍵字:
解析 信號 毛刺 設(shè)計 FPGA
- 基于DSP的便攜式雷達系統(tǒng),DSP平臺的信號處理機一般只是整個系統(tǒng)的一個專用于信號處理算法的子部分,不需要控制太多的外設(shè),而且為了滿足實時信號處理,盡量采用前后臺式的線性程序結(jié)構(gòu)?! ”驹O(shè)計的信號處理機是希望以他為主體構(gòu)成一個完整的
- 關(guān)鍵字:
系統(tǒng) 雷達 便攜式 DSP 基于
- PC104總線與DSP數(shù)據(jù)通信接口設(shè)計,1引言 從1982年世界上誕生了首枚DSP芯片后,經(jīng)過20多年的發(fā)展,現(xiàn)在的DSP屬于第五代DSP器件。其系統(tǒng)集成度更高,已將DSP芯核及外圍器件綜合集成到單一芯片上,DSP逐漸成為數(shù)字信號處理器的代名詞。同時,數(shù)字信號
- 關(guān)鍵字:
接口 設(shè)計 數(shù)據(jù)通信 DSP 總線 PC104
- Tensilica日前宣布,LG電子已為其新的數(shù)字電視(DTV)產(chǎn)品線選用了Hi - Fi音頻DSP內(nèi)核以及多種音頻編解碼軟件庫。
Tensilica的HiFi音頻DSP是目前市場上最流行的音頻DSP內(nèi)核,已被5家全球排名前10的半導(dǎo)體公司和諸多行業(yè)領(lǐng)先的原始設(shè)備制造商授權(quán)。HiFi音頻DSP解決方案中包含80多種音頻解碼器,編碼器,以及用于高效音頻處理的音頻增強軟件包。應(yīng)用范圍從低功耗移動設(shè)備,如手機、mp3播放器, 到高性能家庭娛樂系統(tǒng),如機頂盒藍光光盤播放機/錄像機, 以及高清電視等。
- 關(guān)鍵字:
LG DSP
- 摘要:為了降低超聲波流量檢測過程中噪聲對檢測精度的影響,采用FPGA器件構(gòu)建了FIR濾波器,并提出一種新穎的查表法替代濾波器中的乘法運算。試驗結(jié)果表明,該濾波器設(shè)計方法顯著降低了FPGA的片內(nèi)硬件開銷,提高了濾波
- 關(guān)鍵字:
FPGA 超聲波 信號處理
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。
創(chuàng)建詞條