新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于TMS320C6416與FPGA的實(shí)時(shí)光電圖像識(shí)別系統(tǒng)

基于TMS320C6416與FPGA的實(shí)時(shí)光電圖像識(shí)別系統(tǒng)

作者: 時(shí)間:2011-08-08 來(lái)源:網(wǎng)絡(luò) 收藏

混合模式以其高速并行處理和無(wú)串?dāng)_的優(yōu)點(diǎn)成為實(shí)現(xiàn)模式實(shí)用化和化的重要途徑,其在目標(biāo)、指紋識(shí)別、光纖檢測(cè)、工業(yè)零件識(shí)別、汽車(chē)牌照識(shí)別等領(lǐng)域得到了廣泛的研究和應(yīng)用[1.2],并取得了很好的識(shí)別效果。

本文引用地址:http://2s4d.com/article/150393.htm

  但在實(shí)際應(yīng)用中,待識(shí)別的目標(biāo)需要經(jīng)過(guò)預(yù)處理和畸變處理等操作。針對(duì)處理要求,本文將聯(lián)合變換相關(guān)識(shí)別與數(shù)字信號(hào)處理中的雙CPU技術(shù)相結(jié)合,采用“+DSP+ARM”架構(gòu),研究與設(shè)計(jì)一種新型的混合圖像識(shí)別。利用完成目標(biāo)圖像的采集與處理,利用ARM9處理器S3C2440完成對(duì)相關(guān)功率譜的采集與目標(biāo)圖像識(shí)別,從而實(shí)現(xiàn)畸變不變模式識(shí)別的快速和準(zhǔn)確性。并實(shí)現(xiàn)了該的智能化和網(wǎng)絡(luò)化。

提出并設(shè)計(jì)一種新型的雙CPU技術(shù)的圖像識(shí)別系統(tǒng),該系統(tǒng)主要由目標(biāo)圖像采集與處理模塊、光電相關(guān)聯(lián)合變換模塊以及自動(dòng)識(shí)別模塊組成。采用完成目標(biāo)圖像的采集與處理.采用ARM9處理器S3C2440完成對(duì)相關(guān)功率譜的采集與目標(biāo)圖像識(shí)別。與傳統(tǒng)光電圖像識(shí)別系統(tǒng)相比,該系統(tǒng)性和精度更高,并可實(shí)現(xiàn)智能化和網(wǎng)絡(luò)化。

  該光電混合圖像識(shí)別系統(tǒng)每秒能處理25幀圖像,可實(shí)現(xiàn)真正的動(dòng)態(tài)圖像識(shí)別,因而對(duì)圖像識(shí)別有很好的實(shí)用性。

  1 光電混合圖像識(shí)別系統(tǒng)

  光電混合圖像識(shí)別系統(tǒng)是光電混合聯(lián)合變換相關(guān)器的一種系統(tǒng),本文提出并設(shè)計(jì)的光電混合圖像識(shí)別系統(tǒng)的結(jié)構(gòu)框圖如圖1所示。

  

光電混合圖像識(shí)別系統(tǒng)的結(jié)構(gòu)框圖

  ARM9處理器S3C2440與DSP間為主/從方式,DSP與FPGA問(wèn)也為主/從方式。由DSP和FPGA組成的目標(biāo)圖像采集與處理模塊,將待識(shí)別的目標(biāo)通過(guò)攝像頭1傳輸?shù)紻SP中,DSP完成對(duì)目標(biāo)圖像的預(yù)處理和畸變處理等處理過(guò)程。

  然后,DSP將處理后的目標(biāo)圖像和參考圖像構(gòu)成的聯(lián)合輸入圖像實(shí)時(shí)輸出到液晶電視上,聯(lián)合圖像經(jīng)過(guò)激光光束的照射后,經(jīng)傅里葉變換透鏡3后,形成聯(lián)合圖像傅里葉頻譜。該頻譜經(jīng)低通濾波后,得到所需的中心頻譜[3],并通過(guò)攝像頭2接收進(jìn)入ARM9處理器S3C2440,來(lái)完成圖像頻譜的振幅調(diào)制及傅里葉逆變換的處理,得到所需互相關(guān)結(jié)果。由于真目標(biāo)互相關(guān)信號(hào)較強(qiáng),假目標(biāo)的互相關(guān)信號(hào)很弱,可以通過(guò)設(shè)定閾值來(lái)判斷真假目標(biāo)圖像,即當(dāng)相關(guān)結(jié)果大于閾值時(shí),識(shí)為真目標(biāo),小于閾值時(shí),識(shí)為假目標(biāo)。當(dāng)判為假目標(biāo)時(shí),通過(guò)通信接口控制DSP繼續(xù)進(jìn)行圖像采集與處理,實(shí)現(xiàn)下一個(gè)目標(biāo)的圖像識(shí)別,直至判別出真目標(biāo)。

  2 系統(tǒng)設(shè)計(jì)

  該光電圖像識(shí)別系統(tǒng)主要由目標(biāo)圖像采集與處理模塊、光電相關(guān)聯(lián)合變換模塊以及自動(dòng)識(shí)別模塊組成,采用TMS320c6416DSP與FPGA來(lái)完成目標(biāo)圖像的采集與處理,采用ARM9處理器S3C2440來(lái)完成對(duì)相關(guān)功率譜的采集與目標(biāo)圖像識(shí)別。

  2.1

  C64x是TI公司推出C6000系列DSP中的最新成員,采用了VelociTI1.2結(jié)構(gòu),其主要在內(nèi)部CPU功能單元、通用寄存器組及其數(shù)據(jù)通路等方面進(jìn)行了較大的改進(jìn)。C64x具有8個(gè)相互獨(dú)立的功能單元,其中包含6個(gè)支持單周期內(nèi)單32位、雙16位或4個(gè)8位數(shù)據(jù)操作的算術(shù)邏輯單元,以及2個(gè)支持單周期雙16×16位或4個(gè)8×8位數(shù)據(jù)操作的乘法器;內(nèi)部CPU的通用寄存器組含有32個(gè)32位寄存器,支持8位和64位定點(diǎn)數(shù)據(jù),并且寄存器A0也可用作條件寄存器;通用寄存器組內(nèi)部有兩條交叉通路,且都可以通過(guò)交叉通路訪問(wèn)另一側(cè)的寄存器組;C64x還能夠利用非排列的存取指令訪問(wèn)任意字節(jié)邊界的字或雙字。

  與C62x相比,C64x平均每條指令在每個(gè)時(shí)鐘周期內(nèi)的運(yùn)算能力增加了7.6倍。由于C64x支持雙16位和8位數(shù)據(jù)以及時(shí)鐘頻率的提高,使得其圖像處理能力比C62x提高了15倍左右。C64x為程序和地址兩級(jí)片內(nèi)存儲(chǔ)器結(jié)構(gòu)。一級(jí)存儲(chǔ)器由程序(L1P)和數(shù)據(jù)(L1D)緩存組成。其中L1P為512組32B的16KB直接映像式緩存,L1D為128組64B的16KB兩路組相聯(lián)式緩存。C64x具有與C621x、C67lx不同的存儲(chǔ)體結(jié)構(gòu),其存儲(chǔ)體位于32位邊界,因此對(duì)于相同存儲(chǔ)體訪問(wèn)時(shí),地址總線的3LSBs相同。另外,C64x具有豐富的外設(shè)資源,其中包括:64通道的增強(qiáng)型存儲(chǔ)器直接存取(EDMA)控制器;64位/16位數(shù)據(jù)總線的外部存儲(chǔ)器接口EMIFA/EMIFB;33MHz、32位PCI接口和針對(duì)異步傳輸模式的UTOPLA接口;16位或32位主機(jī)端接口;3個(gè)多通道緩沖串行口等。

  內(nèi)部結(jié)構(gòu)的改進(jìn)、并行處理能力的提高及豐富的外設(shè)資源,使得C64x在圖像處理領(lǐng)域具有巨大的開(kāi)發(fā)潛力。為提高系統(tǒng)實(shí)時(shí)性能,本文采用主頻400 MHz的TMS320C6416GLZ作為目標(biāo)圖像處理單元來(lái)設(shè)計(jì)該識(shí)別系統(tǒng)。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉