新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > Cadence推出16納米FinFET制程DDR4 PHY IP

Cadence推出16納米FinFET制程DDR4 PHY IP

—— Cadence宣布推出基于臺積電16納米FinFET制程DDR4 PHY IP
作者: 時(shí)間:2014-05-20 來源:電子產(chǎn)品世界 收藏

  全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)于2014年5月20日宣布,立即推出基于臺積電16納米FinFET制程的(知識產(chǎn)權(quán))。16納米技術(shù)與創(chuàng)新的架構(gòu)相結(jié)合,可幫助客戶達(dá)到DDR4標(biāo)準(zhǔn)的最高性能,亦即達(dá)到3200Mbps的級別,相比之下,目前無論DDR3還是DDR4技術(shù),最高也只能達(dá)到2133Mbps的性能。通過該技術(shù),需要高內(nèi)存帶寬的服務(wù)器、網(wǎng)絡(luò)交換、存儲器結(jié)構(gòu)和其他片上系統(tǒng)(SoC)現(xiàn)在可以使用® 完成設(shè)計(jì),并能在有更高速DRAM可用時(shí)利用它們。

本文引用地址:http://2s4d.com/article/247120.htm

  Cadence 具有循環(huán)冗余校驗(yàn)()、數(shù)據(jù)總線倒置(DBI)等可靠性、可用性、可服務(wù)性(RAS)功能, 支持無緩沖雙通道內(nèi)存模塊(UDIMM)/ 帶寄存器的雙通道內(nèi)存模塊(RDIMM)。全新DDR4 PHY IP實(shí)現(xiàn)了4倍時(shí)鐘(clocking)等架構(gòu)創(chuàng)新,以減少占空比失真和多頻電源隔離(multi-band power isolation),以增加抗擾度,實(shí)現(xiàn)帶有電壓轉(zhuǎn)換速率控制的I/O。Cadence DDR4 PHY IP和Cadence DDR4控制器一起在臺積電16納米FinFET制程中經(jīng)過了實(shí)際芯片的驗(yàn)證。

  “對基于16納米FinFET的設(shè)計(jì)的需求不斷增長,推動(dòng)對補(bǔ)充性DDR4 IP產(chǎn)品的市場需求,”臺積電公司設(shè)計(jì)基礎(chǔ)架構(gòu)營銷事業(yè)部資深協(xié)理Suk Lee表示,“我們很早就和Cadence公司在該技術(shù)上保持緊密協(xié)作,因此我們的客戶能夠看到該設(shè)計(jì)的芯片成果,他們對采用Cadence從工具到IP全面的16納米支持將更有信心。”

  “我們很多客戶擔(dān)心,因?yàn)閮?nèi)存系統(tǒng)的瓶頸,他們的下一代設(shè)計(jì)不能達(dá)到性能目標(biāo),”Cadence 高級副總裁兼IP集團(tuán)總經(jīng)理Martin Lund表示,“使用Cadence DDR4 IP,相信我們的客戶必將更加堅(jiān)定地認(rèn)為,他們的產(chǎn)品一定能匹配未來面向更高速度的DRAM。”



關(guān)鍵詞: Cadence DDR4 PHY IP CRC

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉