新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > 新思科技與三星擴大IP合作,加速新興領(lǐng)域先進SoC設(shè)計

新思科技與三星擴大IP合作,加速新興領(lǐng)域先進SoC設(shè)計

—— 面向三星8LPU、SF5 (A)、SF4(A)和SF3工藝的新思科技接口和基礎(chǔ)IP,加速先進SoC設(shè)計的成功之路
作者: 時間:2023-06-30 來源:電子產(chǎn)品世界 收藏


本文引用地址:http://2s4d.com/article/202306/448166.htm

摘要:

●   接口適用于USB、PCI Express、112G以太網(wǎng)、UCIe、LPDDR、DDR、MI等廣泛使用的協(xié)議中,并在工藝中實現(xiàn)高性能和低延遲

●   基礎(chǔ),包括邏輯庫、嵌入式存儲器、TCAM和GPIO,可以在各先進節(jié)點上提供行業(yè)領(lǐng)先的功耗、性能和面積(PPA)

●   車規(guī)級IP集成到的工藝中,有助于確保ADAS、動力總成和雷達(dá)SoC的長期運行并提高可靠性

●   工藝中集成了廣泛的IP組合,并在新思科技經(jīng)過認(rèn)證的數(shù)字和定制設(shè)計流程的加持下,共同加速流片成功

新思科技(Synopsys, Inc,納斯達(dá)碼:克股票代SNPS)近日宣布,與三星晶圓廠(以下簡稱為“三星”)簽訂合作升級協(xié)議,共同開發(fā)廣泛IP組合以降低汽車、移動、高性能計算(HPC)和多裸晶芯片的設(shè)計風(fēng)險并加速其流片成功。該協(xié)議拓展了雙方的合作范圍,面向三星8LPU、SF5、SF4和SF3等先進工藝,新思科技將提供包括基礎(chǔ)IP、USB、PCI Express、112G以太網(wǎng)、UCIe、LPDDR、DDR、MIPI等廣泛IP組合。此外,新思科技還將針對三星SF5A和SF4A汽車工藝節(jié)點優(yōu)化IP,以滿足嚴(yán)格的一級或二級溫度要求和AEC-Q100可靠性要求,助力汽車芯片開發(fā)者減少設(shè)計工作并加快AEC-Q1100認(rèn)證。針對ADAS SoC的車規(guī)級IP將包含設(shè)計故障模式與影響分析(DFMEA),能夠為汽車SoC應(yīng)用的開發(fā)工作節(jié)省數(shù)月的時間。

新思科技IP戰(zhàn)略和產(chǎn)品管理高級副總裁John Koeter表示:“我們攜手三星在EDA和IP領(lǐng)域持續(xù)加強協(xié)同優(yōu)化,協(xié)助汽車、移動、HPC和多裸晶等領(lǐng)域的芯片系統(tǒng)架構(gòu)師應(yīng)對先進工藝節(jié)點下的各類芯片設(shè)計挑戰(zhàn)。此次合作是我們數(shù)十年友好關(guān)系的進一步升級,共同為開發(fā)者提供一條低風(fēng)險的路徑來實現(xiàn)其設(shè)計要求并加速將具有差異化優(yōu)勢的產(chǎn)品推向市場?!?/p>

三星電子晶圓代工事業(yè)部IP開發(fā)團隊執(zhí)行副總裁Jongshin Shin表示:“新思科技是我們主要的IP合作伙伴,針對三星的每一代先進工藝提供了高質(zhì)量IP,這種長期合作關(guān)系讓我們的共同客戶能夠受益其中。此次雙方合作升級,新思科技IP將覆蓋三星的全系列先進節(jié)點,讓開發(fā)者能夠采用業(yè)界領(lǐng)先的廣泛IP組合,以更低的風(fēng)險和更快的速度滿足目標(biāo)應(yīng)用的功率、性能和面積(PPA)要求?!?/p>

上市情況

新思科技面向三星工藝提供或正在開發(fā)的IP包括邏輯庫、嵌入式存儲器、TCAM、通用輸入/輸出(GPIO)、eUSB2、USB 2.0/3.0/3.1/4.0、USB-C/DisplayPort、PCI Express 3.0/4.0/5.0/6.0、112G以太網(wǎng)、多協(xié)議16G/32G PHY、UCIe、HDMI 2.1、LPDDR5X/5/4X/4、DDR5/4/3、SD3.0/eMMC 5.1、MIPI C/D PHY和MIPI M-PHY G4/G5。



關(guān)鍵詞: 新思科技 三星 IP SoC設(shè)計

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉