新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 三星向外界公布 GAA MBCFET 技術(shù)最新進展

三星向外界公布 GAA MBCFET 技術(shù)最新進展

作者: 時間:2023-06-27 來源:全球半導體觀察 收藏

Foundry 在 5 月 9 日的以色列半導體展會 ChipEx2023 上公布了旗下 3nm 技術(shù)的最新進展以及對 SRAM 設計的影響。

本文引用地址:http://2s4d.com/article/202306/448024.htm

3納米 的優(yōu)越性

指的是晶體管的結(jié)構(gòu)。晶體管是電子電路的組成部分,起到開關的作用,也就是當門極施加電壓時,電流在源極和漏極之間通過通道流動。

在晶體管設計的優(yōu)化過程中,有三個關鍵變量:性能、功耗和面積(PPA)。晶體管制造商一直在不斷追求更高的性能、更低的功耗要求和更小的面積。

隨著晶體管尺寸的縮小,它們的結(jié)構(gòu)也從平面晶體管發(fā)展到鰭式場效應晶體管(FinFET),然后發(fā)展到GAA,以克服一些限制,例如短通道效應,即源極和漏極之間的距離縮短導致漏電流。

作為行業(yè)的領先者,從21世紀初開始研究GAA晶體管結(jié)構(gòu),并于2017年開始開發(fā)適用于3納米級工藝的GAA晶體管。隨后,在2022年開始使用世界上首個3納米GAA ?工藝進行大規(guī)模生產(chǎn)。


表示,相較 FinFET,MBCFET 提供了更好的設計靈活性:在傳統(tǒng)的 FinFET 結(jié)構(gòu)中,柵極所包裹的鰭片高度是無法調(diào)整的;而 MBCFET 則將鰭片橫向堆疊在一起,所以納米片的高度可以自行調(diào)整,能提供相對 FinFET 更多的通道寬度選擇。

 
MBCFET 的這一特性為 SRAM 單元設計提供了更大的靈活性,可以在 PMOS 和 NMOS 之間形成最佳平衡。



關鍵詞: 三星 GAA MBCFET

評論


相關推薦

技術(shù)專區(qū)

關閉