新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > TI工程師教你設計更小的電源

TI工程師教你設計更小的電源

作者: 時間:2017-10-21 來源:網(wǎng)絡 收藏

  假設您幾乎已經(jīng)完成了最新、最重大的應用設計。所有漏洞都已清除,而且非常好用。差不多該進入主要階段了,但還要解決最有一件事:電源。

本文引用地址:http://2s4d.com/article/201710/366928.htm

  畢竟,我們不可能指望所有人都使用實驗室電源為其應用供電,對吧?

  事后考慮電源并不稀奇。我們很少圍繞電源管理來設計系統(tǒng),而且正好相反。這樣的做事順序會造成恐慌,尤其是在 PCB 上空間所剩無幾的時候。唯一可用的方法就是找到最小的電源 IC。

   是空間有限應用的熱門選擇,支持健身腕帶、智能手表以及其它可穿戴設備等便攜式應用。然而,即使是機頂盒與路由器等線路供電的應用,空間也不是無限的,在可能的情況下也需要優(yōu)化。工程師經(jīng)常會因芯片尺寸小而選擇 。

  但這是唯一的考慮因素嗎?

  這肯定是最重要的因素之一。我們還需要權衡一些其它的因素,例如功耗、噪聲特點與精確性等,但芯片首先要能放入應用,才有成為可行的解決方案。

  IC 的物理尺寸能說明些問題,但絕對不夠全面。與任何其它 IC 一樣,也需要考慮外部組件。 的外部組件包括電阻器網(wǎng)絡、輸入電容器與輸出電容器。

  圖 1. 具有各種無源元件的 PCB 實例

  我們首先來討論電阻器網(wǎng)絡。固定 LDO 將電阻分壓器內(nèi)部化,與可調 LDO 相比,可提供三大主要優(yōu)勢:

  空間。固定 LDO 無需在電路板上布置或連接電阻器。這可能聽起來很微不足道,但即使是 0402 電阻器(1.0 毫米 x 0.5 毫米),也會占據(jù)寶貴的基板空間。

  成本。盡管電阻器比硅芯片便宜,但它們也需要成本。我們也必須要考慮布置的成本問題。減少組件數(shù)量可節(jié)省資金,特別是在準備將應用投入量產(chǎn)時。

  準確性。作為電阻器內(nèi)部化的一部分,制造時可確保它們能夠針對特定容差進行調節(jié)。因此,如果產(chǎn)品說明書上指定整個溫度的誤差精度為 1%(例如 TPS7A3725 的情況),那這就是有望獲得的容差。對于可調 LDO 來說,事情并非如此。相反,我們必須考慮參考電壓的準確度和外部電阻器的容差。德州儀器 () 針對這一問題提供了極好的應用手冊,您可在這里查看。

  如果您想要生成 1.8V、3.3V、2.5V 或 5V 等通用電壓軌,固定 LDO 就是很好的選項(但如果您需要 3.75V 等奇數(shù)電壓,固定版本可能就不適用)。在可能的情況下,明顯應該使用固定選項。

  輸入電容器有點棘手。輸入電容器可幫助改善線路瞬態(tài),減小上游噪聲,有助于穩(wěn)定輸入電軌(如果存在寄生現(xiàn)象),或者過濾來自 LDO 的上游電感。但在給定應用中,這些考慮可能適用也可能不適用。能夠識別不需要考慮這些問題的情況,就有機會取消附加無源組件。

  便攜式應用就是很好的設備實例,它有可能避免使用輸入電容器。例如,一個 LDO 使用電池為輸入電軌供電,電池與 LDO 之間的電感很低。電池可提供非常穩(wěn)定的輸入源和最小的輸入電感。這就意味著 LDO 輸出承受的任何負載瞬態(tài)都不會產(chǎn)生較大的輸入電壓偏差。與固定 LDO 的優(yōu)勢一樣,取消輸入電容器也能節(jié)省空間與成本。但必須進行嚴格審查,確保輸入電容器對于應用功能來說是不必要的。

  要考慮的最后一個、或許也是最令人關注的外部組件是輸出電容器。它通常一直都很重要,因為:它可幫助抑制紋波,緩解負載瞬態(tài),當然還可確保輸出電壓穩(wěn)定性。更好的紋波抑制和改善的負載瞬態(tài)響應是具有輸出電容器的優(yōu)勢。然而在傳統(tǒng)上,輸出電容器對實現(xiàn)穩(wěn)定性而言一直都至關重要。如果沒有它,您可能會得到一個更接近振蕩器的東西,而不是 LDO。

  當然,這種情況也會隨技術發(fā)生改變。 現(xiàn)在提供的 LDO 無需輸出電容器,也能提供穩(wěn)定的輸出。TLV713 和 TLV716 就是很好的實例。無論有沒有輸出電容器,它們都能正常工作。

  由此產(chǎn)生的影響同樣引人注目

  以 為例:該 IC 采用 1x1 毫米 QFN 封裝,不需要外部電阻器,因為它是固定電壓 LDO。請核實。如果用于不需要考慮噪聲或線路瞬態(tài)的便攜式設備,我們可以不使用輸入電容器。請核實。它是一款無需輸出電容器也能工作的 LDO。當然,我們的負載瞬態(tài)響應和 PSRR 會通過輸出電容器改善,但對于我們的應用而言這些可能都不必要。因此,我們可采用該 IC 進行設計,無需輸出電容器。請核實。

  我們在此提供 1x1 毫米的總體解決方案尺寸

  要形象了解空間節(jié)省情況,請查看圖 2。盡管附加組件可能在尺寸上非常不起眼,但焊盤模型和走線會很快耗盡空間。

  

  圖 2:LDO 電源的典型布局

  結論。可能存在芯片尺寸小于 1x1 毫米的其它 LDO,但是不可能找到能提供 150mA 電流、具有更小總體解決方案尺寸的 LDO。而且它不僅尺寸更小,同樣也是成本更低的解決方案。

  電源可能是最后考慮的問題,但不一定是麻煩的事情。無電容器的 LDO 可在占用最少空間的同時,滿足電源需求。當然,必須進行研究核實,以確保無電容器 LDO 適合您的應用。如果有負載瞬態(tài)或過多的紋波,添加一個輸出電容器可能會很有意義。無論如何,這些LDO 可在優(yōu)化電源時為您提供另一種備用選項。

  原文請參見: http://www.deyisupport.com/blog/b/power_house/archive/2014/07/25/51778.aspx

  德州儀器在線技術支持社區(qū)為中國電子工程師解答技術難題,提供技術支持。德儀社區(qū)涉及模擬電子技術、單片機、MCU、嵌入式系統(tǒng)、DSP、數(shù)字信號處理,是采用芯片設計的電子工程師首選的技術交流平臺。更多論壇精華,請瀏覽:http://www.deyisupport.com/




關鍵詞: TI LDO TLV71333P

評論


相關推薦

技術專區(qū)

關閉