新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 32位定浮點(diǎn)數(shù)正余弦函數(shù)FPGA實(shí)現(xiàn)方法

32位定浮點(diǎn)數(shù)正余弦函數(shù)FPGA實(shí)現(xiàn)方法

作者: 時(shí)間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

本文首先介紹了查表算法和原理,在這兩種算法基礎(chǔ)上,用Verilog HDL語言對(duì)32位定點(diǎn)數(shù)的進(jìn)行了編程設(shè)計(jì),結(jié)合仿真綜合結(jié)果,對(duì)這兩種方法從運(yùn)算精度,運(yùn)算速度和占用硬件資源幾方面進(jìn)行了分析.進(jìn)而采用不經(jīng)過浮點(diǎn)定點(diǎn)轉(zhuǎn)換,直接在改進(jìn)的基礎(chǔ)上實(shí)現(xiàn)32位浮點(diǎn)數(shù)的FPGA設(shè)計(jì).最后,對(duì)這三種實(shí)現(xiàn)方法進(jìn)行了綜合評(píng)價(jià).

32位定浮點(diǎn)數(shù)FPGA實(shí)現(xiàn)方法.pdf

本文引用地址:http://2s4d.com/article/201706/349005.htm


評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉