LPI雷達(dá)多波形設(shè)計(jì)分析與實(shí)現(xiàn)
4 軟件設(shè)計(jì)
實(shí)現(xiàn)非線性調(diào)頻信號(hào)的方法有階梯形逼近和線性逼近兩種。在同樣的采樣周期下,若用曲線的多項(xiàng)式展開擬合理論分析,則線性逼近的誤差為二次項(xiàng)以上的成分,而階梯形逼近的誤差為一次項(xiàng)以上的成分。因此,線性逼近的誤差要比階梯形逼近少得多。這里采用線性逼近的方法。
4.1 階梯形逼近
利用AD9958的基本頻率控制字控制寄存器CTW。及15個(gè)通道控制字寄存器CTW1~CTW15,最多可存儲(chǔ)16個(gè)頻率控制字。該頻率控制字(FTW)與實(shí)際DDS輸出頻率(fo)之間的關(guān)系為:
該DDS將一個(gè)非線性調(diào)頻信號(hào)進(jìn)行最大16的分段擬合處理,在每段內(nèi)作單頻率波(single―tone),并根據(jù)需要通過SPI接口傳遞各寄存器的配置。具體設(shè)置可參考AD9958數(shù)據(jù)手冊(cè)中的調(diào)制模式(modulation mode)。
4.2 線性逼近法
線性逼近法同樣是將脈沖寬度分段,在每段內(nèi)作線性調(diào)頻。利用段與段的不同線性調(diào)頻斜率,實(shí)現(xiàn)非線性擬合。
該方法實(shí)現(xiàn)流程:AD9958復(fù)位初始化;DSP通過SPI接口配置DDS寄存器;采用Matlab產(chǎn)生滿足變化的f(t)特性;將脈寬T分成N段,每段時(shí)間為tcw,T=tcwxN,并在每時(shí)間段內(nèi)線性調(diào)頻步進(jìn)時(shí)間deltat,其步進(jìn)量為deltafn。圖6給出FPGA時(shí)序控制圖。其中,數(shù)據(jù)更新用于DSP中斷響應(yīng);設(shè)置新的步進(jìn)量;IO_UPDATA用于更新寄存器。
每時(shí)間段的線性調(diào)頻用profile2~profile3引腳控制。其中profile2控制通道1,profile3控制通道2。AD9958線性調(diào)頻的操作方法:在線性掃頻模式下,頻率累加器可使輸出頻率編程從低頻轉(zhuǎn)換為高頻,或者從高頻轉(zhuǎn)換為低頻。低頻存儲(chǔ)在profile0;高頻存儲(chǔ)在profilel。頻率累加器的內(nèi)部組合邏輯要求FTWO的值必須總小于FTWl的值。PSO引腳控制掃頻方向。當(dāng)PSO引腳由低跳變至高時(shí),頻率由低頻掃頻至高頻;或當(dāng)PSO由高跳變至低時(shí),頻率從高頻掃頻至低頻,頻率累加器需要共4個(gè)控制字,即上升掃頻步進(jìn)控制字(RDFTW)、上升掃頻駐留時(shí)間控制字(RSRR)、下降掃頻步進(jìn)控制字(FDFTW)和下降掃頻駐留時(shí)間控制字(FSRR)。其中,RDFTW表示當(dāng)頻率從低頻掃頻至高頻時(shí),頻率每上升一步,頻率累加器需要增加的頻率數(shù),即上升步進(jìn);RSRR表示當(dāng)頻率從低頻掃頻至高頻時(shí),頻率累加器頻率增加的速度,即累加器增加一個(gè)步進(jìn)需要多長(zhǎng)時(shí)間。RSRR說明了在兩個(gè)步進(jìn)間,頻率累加器需要累計(jì)的SYNC_CLK周期數(shù)。在線性掃頻模式下,組合邏輯可確保器件輸出頻率不超過FTW1,即使下一個(gè)RDFTW的增加會(huì)使頻率超過FTWl。一旦頻率達(dá)到FTW1,只要PSO引腳為高電平,頻率輸出始終為FTWl。同樣,內(nèi)部邏輯可確保下降掃頻時(shí)頻率不低于FTWO,即使下一個(gè)FDFTW的增加使頻率超過FTWO。如果在掃頻期間PSO引腳狀態(tài)改變,則DDS器件將按照新的步進(jìn)頻率控制字和掃頻速度字來執(zhí)行新的掃頻方向。圖7給出其控制流程圖。
5 結(jié)語
提出基于AD9958實(shí)現(xiàn)非線性調(diào)制(NLFM)信號(hào)的方法。經(jīng)與其他信號(hào)比較,該信號(hào)能夠在線性度好的區(qū)間內(nèi)取得較好的脈壓性能。采用該NLFM信號(hào)的發(fā)生器具有硬件資源少,控制電路簡(jiǎn)單,不受速度限制等特點(diǎn)。基于LPI的雷達(dá)改造技術(shù)已廣泛用于586雷達(dá),并取得很好的實(shí)效。
評(píng)論