新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 采用CSMC工藝的零延時緩沖器的PLL設(shè)計

采用CSMC工藝的零延時緩沖器的PLL設(shè)計

作者: 時間:2012-07-19 來源:網(wǎng)絡(luò) 收藏

 NMSO 電流源有兩個作用:其一是通過減小電流而不是減小其寬長比來降低 負載器件的跨導(dǎo)gm,從而在一定程度上提高增益;其二是通過Vctrl 來改變有效的線性負載,調(diào)節(jié)輸出擺幅。 對源端耦合的差分結(jié)構(gòu)來說,差分輸入對的襯底通常有兩種接法:一是接到源端,消除襯偏效應(yīng),但 這種接法使源端到地的電容很大,增加抖動:另一種接法是接到最高電位上,這樣節(jié)點電容將減小,但 由于襯偏效應(yīng)使閾值電壓增大,且隨共模輸入電壓而變。因此本文根據(jù)實際需要,將襯底接到如圖3 中 虛線所示的襯底偏置產(chǎn)生電路上,近似于左邊差分結(jié)構(gòu)的一半,使輸入對管的襯底電壓較源極略高,在 減小源極節(jié)點電容的同時,又不至于使閾值電壓太大。節(jié)點電容的減小也有效降低了VCO 的抖動,改 進后的結(jié)構(gòu)周對周抖動減小。閾值電壓隨控制電壓的變化而變化,從而調(diào)節(jié)振蕩幅度和頻率。另外,體 效應(yīng)還使振蕩器起振所需的控制電壓減小。至此環(huán)行振蕩器的三個主要性能都得到了優(yōu)化。

本文引用地址:http://2s4d.com/article/186087.htm

  3 仿真結(jié)果與版圖

  本設(shè)計采用 公司的0.5μm 的CMOS 模型進行了仿真,主要使用Hspice 進行仿真,50MHz 下 的仿真結(jié)果表明,在VDD/2 時輸入與輸出延時為0,可實現(xiàn)緩沖器的作用,控制電壓Vctrl 的變化過程如圖4a 所示,從圖中可以看出鎖定時間為0.31ms,功耗為4.8mV。

  

  圖4b 為壓控振蕩器的頻率隨控 制電壓變化的曲線,由圖中可以看出在工作頻率內(nèi)呈現(xiàn)很好的線性關(guān)系,這主要是由VCO 的結(jié)構(gòu)決定 的。增益為83.3MHz/V,有資料表明,與高增益結(jié)構(gòu)相比,較低的VCO 增益會使由耦合噪聲抖動大大減小。 圖5 為該 的版圖,整個版圖面積為1.2μm×1.7μm,版圖設(shè)計使用的是Cadence Virtuoso 工具,在 設(shè)計中注意完全對稱規(guī)則,抑制共模噪聲。

  

  另外,整個芯片包括許多數(shù)字控制電路,為了抑制其引入襯 底噪聲采用隔離環(huán)進行隔離,并將數(shù)字電路與模擬電路盡量遠離,實現(xiàn)電源、襯底和地的很好的隔離。

  結(jié)論:本文采用 0.5um 設(shè)計了一款用于緩沖器的,仿真結(jié)果表明,在負載電 容為15pF 時的周對周抖動為45ps,在滿足各項要求的同時實現(xiàn)了時鐘所要求的低抖動性能。完全滿足 零延遲時鐘緩沖器的要求,本設(shè)計產(chǎn)品已通過J750 的測試,證明符合應(yīng)用要求。

  本文的創(chuàng)新點在于采用了共源共柵結(jié)構(gòu)的電流源提供充放電點流,增大輸出阻抗,當(dāng)控制電壓有微 小變化時不會引起點流發(fā)生大的變化,因此這種結(jié)構(gòu)能提供更好的匹配點流。另外,壓控振蕩器兩個輸 入對管的襯底接法也是本文的創(chuàng)新點,能有效的抑制襯底噪聲。

分頻器相關(guān)文章:分頻器原理
電荷放大器相關(guān)文章:電荷放大器原理

上一頁 1 2 3 下一頁

關(guān)鍵詞: CSMC PLL 工藝 零延時

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉