新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 云技術中的高速連接器電源設計挑戰(zhàn)

云技術中的高速連接器電源設計挑戰(zhàn)

作者: 時間:2012-07-16 來源:網絡 收藏

轉向使用 10G 以太網以后,信號完整性問題更加突出,無源線纜開始使用更大標準線來補償。氣流/彎曲半徑問題開始顯現,安裝人員/設計人員開始想要使用光纖連接來解決這個問題。轉向使用光纖帶來了一些問題,例如:高成本和高功耗等。典型單個 10G 以太網SFP+模塊的功耗為 1 瓦左右。使用數以萬計的端口時,光纖連接的功耗需求量便急劇增加,并且功耗增加帶來的一些問題也隨之出現(機架溫度上升)。

線纜連接問題
如果用于連接的無源線纜受到體積龐大和彎曲半徑問題的困擾,則光纖解決方案的問題便是高功耗和高成本。看起來,似乎必須使用一種折中辦法來解決這個問題。答案就是一種被稱作“有源銅線”的技術—這是一個聰明的想法,其將一些有源元件嵌入到導體外殼中,以對由小標號線引起的高頻損耗進行補償。這種解決方案允許使用一些具有“光纖型”彎曲半徑和大體積且功耗較高的小標號線。如 DS100BR111 等設備使用 10 Gbps時每條通道的功耗一般低于 65 mW,其常用于 SFP+ 有源線應用。

應用于 10 Gbps 以太網時,大多數情況下這種能夠提高線纜信號完整性的技術僅限于 15 米以下的連線長度。但是,如前所述,大多數連接線都在 3 米以下,可輕松地使用有源銅線替換無源或者光纖線。今天,這種方法常用于 10 Gbps 連接。但是,未來正快步向我們走來,即使是 10 Gbps 連接也將無法滿足需求。

在光纖連接世界里,基本上有兩種連接:1)短距離連接(小于 1000 米);2)遠距離(大于 1000 米)通信。更長的光纖連接形成我們現代互聯網基礎設施的骨干網絡,常使用 100 Gbps WDM 光纖技術。為了降低這種技術的成本,包括Google、博科通訊 (Brocade Communications)、JDSU 等在內的各大公司,于 2011 年 3 月批準了一個 10 x 10 Gbps 多源協(xié)議 (MSA),用于物理媒介依賴 (PMD) 子層,其為 C 形狀系數 (CFP) 模塊提供一種通用架構。

CFP 適用于要求 100 Gbps 通信的低數目/長距離連接。但是,SFP 和四通道SPF接口 (QSFP) 擁有更高的密度,本地開關和路由器均要求這種高密度。今天,通過組合四條 10 Gbps 數據通道,四通道 SFP 用于 40 Gbps 以太網。下一步的發(fā)展將是從 10 Gbps 轉到 25 Gbps 通道。它通過一些小 QSFP 連接器提供相當于 100 Gbps 的數據傳輸,并為一些不支持 100 Gbps 標準的 40 Gbps 以太網系統(tǒng)提供向后兼容模式。最終,這種形狀系數可用于光纖模塊,因為不再需要 CFP模塊使用的 10 到 4 通道轉換。

這種技術已經數家廠商多次證明,為廣大基礎設施設計人員提供了一種轉到連接的路線圖。但是,開關或者服務器背后的互連并非是出現這種問題的唯一地方。服務器和網絡存儲設備內部的各種電氣連接都存在相同的問題。

距離是你的敵人
一個數字位的波形橫向傳輸線路和連接器,因此物理學開始起作用,并試圖通過阻抗錯配和相鄰通道串擾引起的頻率反射型可變衰減,完全破壞原始信號。數據本身也存在問題,因為之前發(fā)送的符號干擾了傳輸中的當前位。這被稱作符號間干擾,即 ISI。信號通過 ASIC 到路由器或者開關背部這段距離后,無法再辨別出這些位。抹殺無源連線無誤差位傳輸的相同效應,也在這里發(fā)揮作用。

以前的一些設計,開關ASIC使用多條慢數據通路(一般為3.125 Gbps),連接到某個物理層設備(PHY),以在SFP連接器構建10 Gbps NRZ連接。PHY的位置非??拷谖锢磉B接器,因此信號完整性損失得到最小化。但是,由于 ASIC 技術轉而使用更小的幾何外形,吸納 10 Gbps 接口的連接便成為一種內在要求。首先,由于移除了 PHY,因此這種變化可以降低電氣連接的總功耗。但是,PCB 邊緣的信號完整性損失,要求更昂貴、低功耗的電路板材料,或者再使用一種有源解決方案。

用于抗線纜信號損失的相同設備現在也正用于高性能路由器、開關和服務器內部連接。使用低功耗緩沖中斷器和重定時器時,可使用標準 FR-4 PCB 材料(控制成本),并且功耗非常低。實際上,這些設備以一種類似的方式用于 10 Gbps NRZ以太網 PHY,以恢復數據和再計時數據,滿足連接器規(guī)范。

達標努力
在服務器中,包括 PCI express (PCIe) 在內的標準比比皆是。由于數據傳輸速率更高,內核處理器向(自)內核傳輸信息的能力,推動 PCIe 等標準不斷提高傳輸速度。最新的標準為第 3 代,其標稱擁有 8 Gbps 的連接速度。如前所述,在許多情況下,設備內部物理距離不變,歸因于處理器硬件、連接器數目和間隔。服務器也不例外,同樣受到信號完整性問題和功耗的困擾。前面使用第 1 代或者第 2 代PCIe 的一些設計,只要小心謹慎地布局和選擇連接器,便能夠滿足操作規(guī)范。但是,隨著服務器轉向第 3 代,電路板材料和連接器正對信號完整性產生影響,以致于不再能夠滿足這種標準。

如 PCIe 等標準帶來另一個問題,讓問題的解決更加困難,而同時還要保持低功耗。這個問題便是帶外 (OoB) 信號傳輸,其出現在通道早期訓練過程。由于在通道接入時標準 PCIe 板并不了解,因此它必須與根組件溝通,并對通道做出調節(jié),以幫助維持信號完整性。這種通信在帶外完成,并且如果失敗(因故受到阻塞),通道便無法初始化。

一些PCIe 集成電路 (IC) 中斷器的廠商使用一種重復根組件的方法。這種方法將通道分成兩部分,有效地縮短了距離,并大大提高了信號完整性(連接器更少/距離更短)。這種方法存在的問題是功耗。重復根組件,要求理解通道傳輸,并在兩端正確地對其重復。另外,串行化和去串行化過程,還會引起過多的延遲。

其他廠商通過使用一種方法對帶內和帶外信號進行調節(jié)(去除了所有信息處理),暫時解決了這個問題。如 DS80PCI402 等器件使用這種方法,每條通道僅要求 65 mW。該器件插入到 PCIe 通道中以后,有效縮短了末節(jié)點和根組件之間的通道距離,其不干擾帶外過程,大大改善了 8 Gbps 數據信號完整性,同時更小。

其他改善方面
我們的信息基礎設施正不斷增長,以滿足日益增加的用戶數和技術(例如:云計算等)需求。連接功耗預算只是這些系統(tǒng)總功耗的一部分而已。各大廠商都在尋找一種方法,以產生更低連接功耗的內核。由于ARM內核的易用性和極低的功耗,人們對于在云服務器中使用這種引擎的關注度正不斷上升。另外,一些專用處理器也使用其各自的方法進入到信息基礎設施中提供各種服務,例如:視頻和圖像實時轉碼、語音識別等等。這些專用服務通常要求在通用處理器中執(zhí)行浮點運算功能。這些專用處理器提供許多高能效的方法,執(zhí)行相同運算功能。

結論
隨著云計算和存儲在規(guī)模和容量方面都不斷增長,節(jié)點之間的連接能力也不斷提高。設計人員面臨的會是在不斷增加網絡數據吞吐量的同時,維持最低的。這些解決方案不僅受到來自日益增長的高帶寬要求的,而且也會達到功耗最小化的上限。


上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉