基于Altera FPGA的千兆以太網(wǎng)實現(xiàn)方案
DP83865是National Semiconductor公司的全特性物理層收發(fā)器,集成了PMD子層以支持10BASE-T,100BASE-TX和1000BASE-T以太網(wǎng)協(xié)議,具有超低功耗,3.3V或2.5VMAC接口。
5 開發(fā)環(huán)境
利用Ahera強大的SOPC Builder系統(tǒng)開發(fā)工具和Quar-tusII軟件設計,基于QuartusII和niosII的SOPC設計流程如圖5所示,SOPC開發(fā)流程比FPGA的開發(fā)流程(細線框)多增加處理器及其外設接口的定制步驟和軟件開發(fā)步驟(粗線框)。這些新增加的步驟在SOPC Builder,niosII IDE工具的協(xié)助下能夠輕松完成。
6 結(jié)語
使用千兆網(wǎng)系統(tǒng)可直接將處理的高速信號從網(wǎng)口發(fā)送給遠端處理計算平臺,節(jié)省功率放大器和高頻電纜等,減少投入,加強系統(tǒng)的集成性和可靠性,更便于設計人員的調(diào)試,且接口更具通用性和擴展性。
評論