新聞中心

EEPW首頁 > EDA/PCB > 市場分析 > 英特爾10nm設(shè)計規(guī)則初定 EUV技術(shù)恐錯失良機

英特爾10nm設(shè)計規(guī)則初定 EUV技術(shù)恐錯失良機

—— EUV技術(shù)仍面臨諸多技術(shù)難題
作者: 時間:2011-03-09 來源:SEMI 收藏

  公司正在計劃將目前的193nm浸入式微影技術(shù)擴展到14nm邏輯節(jié)點,此一計劃預(yù)計在2013下半年實現(xiàn)。同時,這家芯片業(yè)巨頭也希望能在2015年下半年于10nm邏輯節(jié)點使用超紫外光()微影技術(shù)進行生產(chǎn)。

本文引用地址:http://2s4d.com/article/117543.htm

  但微影技術(shù)總監(jiān)SamSivakumar指出,超紫外光()微影技術(shù)正面臨缺乏關(guān)鍵里程碑的危機。

  盡管在距今4年前便已開始計劃10nm節(jié)點,但該公司目前正在敲定相關(guān)的制程設(shè)計規(guī)則,而則遲遲未能參與此一盛晏。“EUV趕不及參與10nm節(jié)點設(shè)計規(guī)則的定義。”Sivakumar說。

  Sivakumar表示,若生產(chǎn)工具順利在2012年下半年交貨,那么,EUV技術(shù)仍然很可能被應(yīng)用在該公司的10nm節(jié)點。但即便如此,EUV技術(shù)的進度仍然落后。

  英特爾正在考慮兩家公司的EUV技術(shù)工具:ASML和Nikon。據(jù)報導(dǎo),ASML公司即將為英特爾推出一款“預(yù)生產(chǎn)”的EUV微影工具。ASML公司的這款工具名為NXE:3100,它采用Cymer公司的光源。

  而Nikon日本總部和研發(fā)組織Selete則已開發(fā)了EUValpha工具。今年或明年,ASML和Nikon應(yīng)該都能推出成熟的EUV工具。

  盡管如此,對EUV技術(shù)而言,時間依然緊迫。EUV是下一代微影(next-generationlithography,NGL)技術(shù),原先預(yù)計在 65nm時導(dǎo)入芯片生產(chǎn)。但該技術(shù)一直被推遲,主要原因是缺乏光源能(powersources)、無缺陷光罩、阻抗和量測等基礎(chǔ)技術(shù)。

  先進芯片制造商們?nèi)匀恢竿軐UV技術(shù)用在量產(chǎn)上,以努力避免可怕且昂貴的雙重曝光(doublepatterning)光學(xué)微影技術(shù)。然而,除了朝雙重曝光方向發(fā)展之外,芯片制造商們似乎別無選擇。專家認為,目前EUV主要瞄準(zhǔn)16nm或更先進的節(jié)點。

  設(shè)計規(guī)則的規(guī)則

  英特爾在45nm節(jié)點使用干式193nm微影。在32納米則首次使用193nm浸入式生產(chǎn)工具,這部份主要使用Nikon的設(shè)備。

  在22納米,英特爾將繼續(xù)使用193nm浸入式微影技術(shù)。這家芯片巨頭將在22nm節(jié)點的關(guān)鍵層同時使用ASML和Nkion的設(shè)備,預(yù)計2011下半年進入量產(chǎn)。

  而后在14nm,這家芯片制造商將繼續(xù)使用193nm浸入式微影加上雙重曝光技術(shù),該公司稱之為兩次間距曝光(pitchsplitting)。在一些會議上,英特爾曾提及在14nm節(jié)點使用五倍曝光(quintuplepatterning)。該公司希望為14nm節(jié)點建立一條EUV試產(chǎn)線,但目前尚不清楚EUV技術(shù)所需的準(zhǔn)備時間。

  英特爾已經(jīng)確定其14nm節(jié)點的設(shè)計規(guī)則,有時甚至在產(chǎn)品量產(chǎn)前兩年便制訂完成。“針對14nm的設(shè)計規(guī)則目前是確定的。”Sivakumar說。

  在65納米及以上制程,英特爾采用2D隨機和復(fù)雜的布局設(shè)計芯片。但在45nm時則很難再將2D隨機布局微縮。因此,在推進到45nm時,英特爾便轉(zhuǎn)移到1D的單向、柵格式(gridded)設(shè)計規(guī)則,他說。


上一頁 1 2 下一頁

關(guān)鍵詞: 英特爾 EUV

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉