新聞中心

EEPW首頁 > EDA/PCB > 市場分析 > 英特爾10nm設(shè)計(jì)規(guī)則初定 EUV技術(shù)恐錯(cuò)失良機(jī)

英特爾10nm設(shè)計(jì)規(guī)則初定 EUV技術(shù)恐錯(cuò)失良機(jī)

—— EUV技術(shù)仍面臨諸多技術(shù)難題
作者: 時(shí)間:2011-03-09 來源:SEMI 收藏

  針對(duì)10nm節(jié)點(diǎn),希望在非關(guān)鍵層使用193nm浸入式技術(shù),以及在更復(fù)雜和更精細(xì)的線切割步驟中使用。“在這些步驟中,是我們的首要選擇,”他說。如果尚未就緒,那么很可能會(huì)使用無光罩或193nm浸入式技術(shù)來處理線切割步驟。

本文引用地址:http://2s4d.com/article/117543.htm

  也已大致確立了其10nm設(shè)計(jì)規(guī)則,它將是基于1D單向、柵格式的設(shè)計(jì)。但難題是:英特爾的10nm設(shè)計(jì)規(guī)則必須以EUV或是193nm浸入式方案其中一種為主,他表示。

  EUV顯然趕不及英特爾的10nm節(jié)點(diǎn)設(shè)計(jì)規(guī)則定義時(shí)程了,他說。據(jù)報(bào)導(dǎo),英特爾已開始制定基于193nm浸入式和多重曝光(multiple-patterning)的設(shè)計(jì)規(guī)則。

  當(dāng)EUV工具就緒,英特爾可能會(huì)回頭重新定義設(shè)計(jì)規(guī)則。因此,實(shí)際上EUV仍有可能用于10nm節(jié)點(diǎn)。但若工具沒有準(zhǔn)備好,英特爾就必須尋求其他的選擇。該公司的10納米設(shè)計(jì)規(guī)則將正式在2013年第一季抵定。


上一頁 1 2 下一頁

關(guān)鍵詞: 英特爾 EUV

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉