新聞中心

EEPW首頁 > EDA/PCB > 市場分析 > 半導體業(yè)界的HKMG攻防戰(zhàn):詳解兩大工藝流派之爭

半導體業(yè)界的HKMG攻防戰(zhàn):詳解兩大工藝流派之爭

作者: 時間:2010-03-22 來源:semiconductor 收藏

 

本文引用地址:http://2s4d.com/article/107122.htm

  耶魯大學的T.P. Ma教授表示,ZIL技術雖然非常吸引人,但通常需要使用高溫工步來消除SiO2界面層,而gate-first工藝制作的柵極則正好能夠承受這種高溫,所以這項技術對采用gate-first工藝的廠商比較有利。他認為,按照他的理解,ZIL技術的實現(xiàn)需要使用“高溫化學反應”來有效地去除柵極結(jié)構中殘留的SiO2界面層,這樣這項工藝對使用gate-first工藝的廠家而言實現(xiàn)起來難度更小一些,而使用gate-last工藝的廠商則會盡量避免使用高溫工步。他還表示,IBM和Sematech公司所制出的ZIL結(jié)構已經(jīng)能夠在5埃的等效氧化層厚度條件下達到較好的防漏電性能。

  不過據(jù)Sematech公司的材料與新興科技研發(fā)副總裁Raj Jammy表示,盡管Sematech公司早期的ZIL結(jié)構確實是在gatefirst工藝的基礎上制造出來的,但是“要制出ZIL未必需要依靠高溫處理工步,而主要是要去掉界面層中的氧離子。”他還強調(diào)不同的情況需要采用不同的熱處理方式來進行處理,才能得到較好的管子參數(shù)。

  而另外一篇IMEC的研究報告則指出,“我們制作ZIF的方法是需要進行高溫熱處理的,不過要生成理想的無界面層柵極結(jié)構的方法有很多種,因此未必說gatelast工藝就不利于ZIL的制作。”他還表示應該可以找到一種方案來兼顧ZIL與gatelast工藝的優(yōu)點。

  另外,在被問及對ZIL技術的看法時,Intel高管Bohr回答稱,“在我的印象中這種技術并不是很有效,這主要是由于ZIL結(jié)構對溝道的載流子遷移率有一定的不良影響,而如果我們能夠很好地控制界面層的材料和厚度,管子的性能一樣也可以達到要求”,他還表示“相比之下,我認為我們應該努力去改善High-K絕緣層的材料,并想辦法減小金屬電極的電容.”

  Gartner 市調(diào)公司的Freeman則表示,從28nm制程節(jié)點開始,臺積電公司與GlobalFoundries之間的產(chǎn)品由于所用的工藝不同,因此將存在比較明顯的區(qū)別。按照這樣的差別趨勢發(fā)展下去,一種最終的可能就是IBM和GlobalFoundries會在22nm制程節(jié)點馬上轉(zhuǎn)向gate- last工藝,而另外一種可能就是由于gatefirst在ZIL方面的優(yōu)勢被實際的應用證明,而將慢慢處于領先的位置。Freeman還表示:“在 16nm制程節(jié)點,如何控制好管子的界面層,將是至關重要的。”


上一頁 1 2 3 4 下一頁

關鍵詞: 半導體 HKMG

評論


相關推薦

技術專區(qū)

關閉