新聞中心

EEPW首頁 > 新品快遞 > MIPS與Virage優(yōu)化內(nèi)核IP套件提高性能

MIPS與Virage優(yōu)化內(nèi)核IP套件提高性能

——
作者: 時間:2006-01-04 來源: 收藏
      MS 科技與  Logic宣布聯(lián)合推出一個新系列的第一個內(nèi)核優(yōu)化  套件(Core-Optimized  Kit)。該套件由專門優(yōu)化  處理器性能的 Logic Area 、Speed and Power (ASAP) Memory™ 和ASAP Logic™ IP 組成。預(yù)期Silicon Aware IP™ 領(lǐng)域的先驅(qū)及半導(dǎo)體IP平臺提供商 Logic公司 (納斯達(dá)克交易代碼:VIRL)近日宣布聯(lián)合推出由 Virage Logic 的面積,速度和功率(ASAP)Memory 存儲器及專用來最大化  處理器性能的 ASAP Logic™半導(dǎo)體 IP 組成的新硬核優(yōu)化 IP 套件的第一批。該此戰(zhàn)略性的聯(lián)盟將有助于令 -Based™ 的系統(tǒng)芯片 (SoCs )的設(shè)計(jì)者實(shí)現(xiàn)顯著的享受額外提升,同時享用更多的設(shè)計(jì)靈活性的同時深刻體會到顯著增強(qiáng)的性能。 
  第一批個硬內(nèi)核優(yōu)化 IP 套件的目標(biāo)是采用 TSMC 130 nm G 工藝生產(chǎn)的 MIPS32® 24K® 和 24KE™ 系列生產(chǎn) TSMC 130 毫微米 (nm) G 處理器內(nèi)的硬核 24KE™ 系列。當(dāng)采用內(nèi)核優(yōu)化 IP 套件時,24K 和 24KE 處理器內(nèi)核系列的時鐘頻率將超過 440 MHz。該套件包括 和有高速系列產(chǎn)品的 Virage Logic 的 ASAP 存儲器及高速(HS)系列產(chǎn)品的系列和ASAP 邏輯 HS 單元庫產(chǎn)品的硬核優(yōu)化 IP 套件一起使用,24K 和 24KE 處理器硬核系列的頻率就會超過 440  赫茲。


關(guān)鍵詞: IP MIPS Virage

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉