首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> xilinx fpga

xilinx fpga 文章 最新資訊

FPGA:市場(chǎng)應(yīng)用廣 門(mén)檻需降低

  •   在中興通訊深圳的研發(fā)基地,工程師們正在緊鑼密鼓地開(kāi)發(fā)3G核心網(wǎng)絡(luò)設(shè)備。在開(kāi)發(fā)過(guò)程中,無(wú)論是在基帶和中頻信號(hào)處理中,還是在基站、基站控制器及核心網(wǎng)設(shè)備中,工程師們都會(huì)用到一類(lèi)具有可重復(fù)編程性能的半導(dǎo)體器件,名為FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)。“在員工應(yīng)聘的時(shí)候,中興和華為的面試都要考FPGA相關(guān)知識(shí)。”中興通訊的一位工程師對(duì)《中國(guó)電子報(bào)》記者說(shuō)。今天,在電子、航空航天等領(lǐng)域,工程師掌握FPGA器件的開(kāi)發(fā)技能變得越來(lái)越重要。如果不是專(zhuān)業(yè)人士,可能對(duì)FPGA器件還會(huì)有些陌生,但由于FP
  • 關(guān)鍵字: 賽靈思  FPGA  3G  

基于FPGA的VGA時(shí)序彩條信號(hào)實(shí)現(xiàn)

  • 0 引 言
    利用現(xiàn)場(chǎng)可編程邏輯器件產(chǎn)生VGA時(shí)序信號(hào)和彩條圖像信號(hào),并將其作為信號(hào)源,應(yīng)用于電視機(jī)或計(jì)算機(jī)等彩色顯示器的電路開(kāi)發(fā),方便彩色顯示器驅(qū)動(dòng)控制電路的調(diào)試。計(jì)算機(jī)顯示器的顯示有許多標(biāo)準(zhǔn),常見(jiàn)的有
  • 關(guān)鍵字: FPGA  VGA  時(shí)序  信號(hào)    

基于FPGA的高速A/D轉(zhuǎn)換芯片ADC08D1000應(yīng)用

  • 0 引 言
    美國(guó)國(guó)家半導(dǎo)體公司的超高速ADC-ADC08D1000是一款高性能的模/數(shù)轉(zhuǎn)換芯片。它具有雙通道結(jié)構(gòu),每個(gè)通道的最大采樣率可達(dá)到1.6 GHz,并能達(dá)到8位的分辨率;采用雙通道“互插”模式時(shí),采樣速率可達(dá)2 GS
  • 關(guān)鍵字: ADC08D1000  應(yīng)用  芯片  轉(zhuǎn)換  FPGA  高速  基于  

基于FPGA的64點(diǎn)FFT處理器設(shè)計(jì)

  • 0 引 言
    DFT作為DSP領(lǐng)域中時(shí)域和頻域轉(zhuǎn)換的基本運(yùn)算,存在運(yùn)算量太大的缺點(diǎn),導(dǎo)致其應(yīng)用受到局限。 DFT快速算法FFT的提出,簡(jiǎn)化了DFT的運(yùn)算過(guò)程,使其在實(shí)時(shí)信號(hào)處理領(lǐng)域中得到廣泛應(yīng)用。FFT實(shí)現(xiàn)的方法包括軟件
  • 關(guān)鍵字: FPGA  FFT  處理器    

一種通用SPI總線(xiàn)接口的FPGA設(shè)計(jì)與實(shí)現(xiàn)

  • 一、引言
    SPI串行通信接口是一種常用的標(biāo)準(zhǔn)接口,由于其使用簡(jiǎn)單方便且節(jié)省系統(tǒng)資源,很多芯片都支持該接口,應(yīng)用相當(dāng)廣泛。SPI接口的擴(kuò)展有硬件和軟件兩種方法, 軟件模擬 SPI接口方法雖然簡(jiǎn)單方便, 但是速度受到限
  • 關(guān)鍵字: FPGA  SPI  總線(xiàn)接口    

一種高檔FPGA可重構(gòu)配置方法

  • 基于軟件無(wú)線(xiàn)電的某機(jī)載多模式導(dǎo)航接收機(jī)能較好地解決導(dǎo)航體制不兼容對(duì)飛行保障區(qū)域的限制,但由于各體制信號(hào)差異較大,各自實(shí)現(xiàn)其硬件將相當(dāng)龐大,若對(duì)本系統(tǒng)中數(shù)字信號(hào)處理的核心 FPGA芯片使用可重構(gòu)的配置方法,將
  • 關(guān)鍵字: FPGA  可重構(gòu)  配置方法    

基于FPGA的等位移多點(diǎn)采樣硬幣識(shí)別研究

  • 0 引 言
    硬幣的識(shí)別分為兩個(gè)方面:對(duì)于硬幣幣值的準(zhǔn)確檢測(cè);對(duì)于真幣、偽幣的準(zhǔn)確鑒別。由于硬幣的復(fù)雜性,長(zhǎng)期以來(lái),對(duì)于硬幣的準(zhǔn)確識(shí)別都難以很好的解決。目前,無(wú)論是國(guó)外還是國(guó)內(nèi),通常的解決方法都是基于單
  • 關(guān)鍵字: FPGA  位移  多點(diǎn)  采樣    

基于FPGA的多路模擬信號(hào)源設(shè)計(jì)與實(shí)現(xiàn)

用FPGA技術(shù)實(shí)現(xiàn)模擬雷達(dá)信號(hào)

  • 前言FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)是由掩膜可編程門(mén)陣列和PLD(可編程邏輯器件)演變而來(lái)的,并將二者的特性結(jié)合在一起,使FPGA既有掩膜可編程門(mén)陣列的高邏輯密度和通用性,又有PLD的可編程特性。FPAG技術(shù)的發(fā)展使得單個(gè)
  • 關(guān)鍵字: FPGA  技術(shù)實(shí)現(xiàn)  模擬  雷達(dá)信號(hào)    

基于FPGA的AES算法芯片設(shè)計(jì)實(shí)現(xiàn)

  • 引言密碼模塊作為安全保密系統(tǒng)的重要組成部分,其核心任務(wù)就是加密數(shù)據(jù)。分組密碼算法AES以其高效率、低開(kāi)銷(xiāo)、實(shí)現(xiàn)簡(jiǎn)單等特點(diǎn)目前被廣泛應(yīng)用于密碼模塊的研制中。密碼模塊一般被設(shè)計(jì)成外接在主機(jī)串口或并口的一個(gè)硬件
  • 關(guān)鍵字: FPGA  AES  算法  設(shè)計(jì)實(shí)現(xiàn)    

2009年8月20日,Altera與駿龍簽署6個(gè)東南亞國(guó)家分銷(xiāo)協(xié)議

  •   Altera公司今天宣布,與駿龍環(huán)球有限公司簽署了6個(gè)東南亞國(guó)家的分銷(xiāo)協(xié)議。駿龍環(huán)球有限公司現(xiàn)在是Altera在新加坡、馬來(lái)西亞、泰國(guó)、菲律賓、印度尼西亞和越南的授權(quán)代理商。這一擴(kuò)展協(xié)議完善了Altera在亞太地區(qū)現(xiàn)有的分銷(xiāo)網(wǎng)絡(luò)。   Altera公司亞太區(qū)副總裁兼董事總經(jīng)理Erhaan Shaikh表示:“我們看到東南亞地區(qū)有強(qiáng)勁的增長(zhǎng),設(shè)計(jì)工作也越來(lái)越多,相信與駿龍公司簽署擴(kuò)展協(xié)議會(huì)進(jìn)一步增強(qiáng)對(duì)客戶(hù)的服務(wù)和技術(shù)支持。駿龍公司優(yōu)秀的銷(xiāo)售和現(xiàn)場(chǎng)應(yīng)用團(tuán)隊(duì)與Altera在中國(guó)合作了多年,我相
  • 關(guān)鍵字: Altera  FPGA  

FPGA:65nm器件上量低功耗市場(chǎng)興起

  •   隨著65nm工藝的應(yīng)用以及更多低功耗技術(shù)的采用,F(xiàn)PGA擁有了更低的成本、更高的性能以及突破性的低耗電量,具備進(jìn)入更廣泛市場(chǎng)的條件。FPGA從業(yè)者表示,今年FPGA快速增長(zhǎng),而預(yù)計(jì)明年仍將是一個(gè)增長(zhǎng)年。   比拼65nm器件加快45nm研發(fā)   就像兩三年前,可編程邏輯器件領(lǐng)域的兩大廠商在90nm器件上進(jìn)行大比拼一樣,2007年,這兩家企業(yè)Xilinx和Altera又在新一代技術(shù)節(jié)點(diǎn)65nm器件上開(kāi)始了競(jìng)賽。一方面Xilinx宣稱(chēng)他們比競(jìng)爭(zhēng)對(duì)手領(lǐng)先推出了65nm器件,另一方面Altera則在宣布推
  • 關(guān)鍵字: Altera  FPGA  65nm  

流水線(xiàn)技術(shù)在基于FPGA的DSP運(yùn)算中的應(yīng)用研究

  • 流水線(xiàn)技術(shù)是FPGA設(shè)計(jì)速度優(yōu)化的有效方法之一。通過(guò)不同流水線(xiàn)級(jí)數(shù)和不同位寬的加法器和乘法器綜合數(shù)據(jù)的對(duì)比,說(shuō)明在用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理硬件化運(yùn)算中流水線(xiàn)技術(shù)的有效性和選擇方法。對(duì)流水線(xiàn)應(yīng)用中設(shè)計(jì)方法的選擇、流水線(xiàn)首次延時(shí)和寄存器觸發(fā)時(shí)間、嵌入式存儲(chǔ)器塊的使用、控制流水線(xiàn)和數(shù)據(jù)流水線(xiàn)的劃分等需要注意的關(guān)鍵問(wèn)題進(jìn)行了簡(jiǎn)要分析。
  • 關(guān)鍵字: FPGA  DSP  流水線(xiàn)技術(shù)  運(yùn)算    

賽靈思兩項(xiàng)產(chǎn)品獲2009 EDN China創(chuàng)新獎(jiǎng)提名

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. ) 今天宣布在IDG集團(tuán)下屬權(quán)威電子雜志《電子設(shè)計(jì)技術(shù)》(EDN China)正在舉辦的2009年度創(chuàng)新獎(jiǎng)評(píng)選中,其40nm 高性能Virtex?-6 FPGA 系列與目標(biāo)設(shè)計(jì)平臺(tái)從數(shù)百項(xiàng)報(bào)名產(chǎn)品中脫穎而出,雙雙獲得提名進(jìn)入最后入圍產(chǎn)品。   “賽靈思目標(biāo)設(shè)計(jì)平臺(tái)獲得這一電子業(yè)界著名獎(jiǎng)項(xiàng)的提名,再一次充分證明電子業(yè)界越來(lái)越重視推動(dòng)FPGA進(jìn)入主流系統(tǒng)開(kāi)發(fā)的新方法的需求?!?賽靈思公司產(chǎn)品與解決方案管理
  • 關(guān)鍵字: Xilinx  Virtex  40nm  目標(biāo)設(shè)計(jì)平臺(tái)  

基于EDA技術(shù)的FPGA設(shè)計(jì)計(jì)算機(jī)應(yīng)用

  • 對(duì)傳統(tǒng)電子系統(tǒng)設(shè)計(jì)方法與現(xiàn)代電子系統(tǒng)設(shè)計(jì)方法進(jìn)行了比較,引出了基于EDA技術(shù)的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)電路,提出現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA) 是近年來(lái)迅速發(fā)展的大規(guī)??删幊虒?zhuān)用集成電路(ASIC),在數(shù)字系統(tǒng)設(shè)計(jì)和控制電路
  • 關(guān)鍵字: FPGA  EDA  計(jì)算機(jī)應(yīng)用    
共6808條 369/454 |‹ « 367 368 369 370 371 372 373 374 375 376 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類(lèi),一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿(mǎn)足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿(mǎn)足各類(lèi)高端應(yīng)用,如Virtex系列,用戶(hù)可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473