EEPW首頁(yè) >>
主題列表 >>
vhdl-ams
vhdl-ams 文章 進(jìn)入vhdl-ams技術(shù)社區(qū)
SDRAM控制器的設(shè)計(jì)與VHDL實(shí)現(xiàn)
- 介紹了SDRAM的存儲(chǔ)體結(jié)構(gòu)、主要控制時(shí)序和基本操作命令,并且結(jié)合實(shí)際系統(tǒng),給出了一種用FPGA實(shí)現(xiàn)的通用SDRAM控制器的方案。
- 關(guān)鍵字: VHDL 狀態(tài)機(jī) SDRAM
基于VHDL的時(shí)鐘分頻和觸發(fā)延遲電路在FPGA上的實(shí)現(xiàn)
- 在EAST分布式中央定時(shí)同步系統(tǒng)中,時(shí)鐘分頻和觸發(fā)延遲電路是分布式節(jié)點(diǎn)的核心。為了完成對(duì)基準(zhǔn)時(shí)鐘信號(hào)進(jìn)行多路任意整數(shù)倍的等占空比的分頻,并對(duì)輸入的觸發(fā)脈沖進(jìn)行多路任意時(shí)間的延遲輸出,本設(shè)計(jì)中采用VHDL語(yǔ)言進(jìn)行編程,實(shí)現(xiàn)了多路時(shí)鐘分頻信號(hào)的輸出和多路延遲輸出,特別是提高了奇數(shù)分頻和觸發(fā)延遲的時(shí)間精度,最后在QuartusⅡ9.0軟件上時(shí)設(shè)計(jì)的波形進(jìn)行分析,驗(yàn)證了該設(shè)計(jì)的可行性。
- 關(guān)鍵字: 觸發(fā)延遲 中央定時(shí)同步系統(tǒng) VHDL
Verilog HDL基礎(chǔ)之:Verilog HDL語(yǔ)言簡(jiǎn)介
- Verilog HDL是硬件描述語(yǔ)言的一種,用于數(shù)字電子系統(tǒng)設(shè)計(jì)。它允許設(shè)計(jì)者用它來(lái)進(jìn)行各種級(jí)別的邏輯設(shè)計(jì),可以用它進(jìn)行數(shù)字邏輯系統(tǒng)的仿真驗(yàn)證、時(shí)序分析、邏輯綜合。它是目前應(yīng)用最廣泛的一種硬件描述語(yǔ)言之一。Verilog HDL是在1983年由GDA公司的Phil Moorby首創(chuàng)的。
- 關(guān)鍵字: VerilogHDL VHDL Verilog-XL 華清遠(yuǎn)見(jiàn)
基于VHDL的AVS環(huán)路濾波器設(shè)計(jì)
- AVS 視頻標(biāo)準(zhǔn)中,自適應(yīng)環(huán)路器在實(shí)現(xiàn)時(shí)存在許多條件運(yùn)算(如濾波強(qiáng)度的計(jì)算、邊界閾值和跳轉(zhuǎn)等的計(jì)算)及其對(duì)于數(shù)據(jù)的訪問(wèn)比較繁瑣,使得濾波器的算法復(fù)雜度很高。并且塊效應(yīng)可能會(huì)出現(xiàn)在每個(gè)8x8 塊的邊界上。而該濾波器以8x8 塊為單位進(jìn)行濾波,減少對(duì)存儲(chǔ)器的訪問(wèn),加快了處理速度,大大節(jié)省了算法的硬件實(shí)現(xiàn)面積。并且適當(dāng)增加片上存儲(chǔ)空間來(lái)緩解外存的壓力來(lái)提高濾波模塊的效率,采用VHDL 語(yǔ)言進(jìn)行設(shè)計(jì)、仿真,通過(guò)FPGA驗(yàn)證。綜合仿真結(jié)果表明,該設(shè)計(jì)占用資源較少。
- 關(guān)鍵字: AVS 環(huán)路濾波 VHDL
基于VHDL的智能溫室環(huán)境測(cè)控系統(tǒng)專(zhuān)用CPU設(shè)計(jì)
- 智能溫室是近年逐步發(fā)展起來(lái)的一種資源節(jié)約型高效農(nóng)業(yè)發(fā)展技術(shù),目前國(guó)內(nèi)大多以單片機(jī)、通用計(jì)算機(jī)作為溫室系統(tǒng)處理器,由于基于單因子和成本問(wèn)題,其智能化和效率有待提高。在此通過(guò)對(duì)目前智能溫室控制器的分析研究,提出并設(shè)計(jì)了一款16位的的單總線專(zhuān)用CPU,且專(zhuān)門(mén)針對(duì)于智能溫室測(cè)控系統(tǒng)設(shè)計(jì)了一個(gè)浮點(diǎn)運(yùn)算器和n個(gè)Comparray比較器,并使用VHDL
- 關(guān)鍵字: VHDL 溫室控制系統(tǒng) 浮點(diǎn)運(yùn)算器 Comparray比較器
基于FPGA的鍵盤(pán)輸入累計(jì)存儲(chǔ)IP核的設(shè)計(jì)與驗(yàn)證
- 基于FPGA設(shè)計(jì)了一款通用鍵盤(pán)IP核,該核主要實(shí)現(xiàn)對(duì)鍵盤(pán)輸入信號(hào)的計(jì)算與存儲(chǔ)功能,并在quartusⅡ環(huán)境下使用VHDL語(yǔ)言,采用自頂向下設(shè)計(jì)方式,編輯生成RTL原理圖,并做了相關(guān)的時(shí)序仿真驗(yàn)證。經(jīng)驗(yàn)證此IP核具有較強(qiáng)的魯棒性和較高的反應(yīng)速度,可作為基礎(chǔ)輸入模塊,為其他模塊提供有力控制輸入與數(shù)據(jù)支持。
- 關(guān)鍵字: 鍵盤(pán)IP核 VHDL FPGA
基于FPGA的QPSK調(diào)制解調(diào)的系統(tǒng)仿真
- 本文針對(duì)傳統(tǒng)的四相移鍵控(QPSK)的調(diào)制解調(diào)方式提出一種基于高速硬件描述語(yǔ)言(VHDL)的數(shù)字式QPSK調(diào)制解調(diào)模型。這種新模型便于在目標(biāo)芯片F(xiàn)PGA/CPLD上實(shí)現(xiàn)QPSK調(diào)制解調(diào)功能。文中介紹了QPSK調(diào)制解調(diào)的原理,并基于FPGA實(shí)現(xiàn)了QPSK調(diào)制解調(diào)電路。并給出了可編程邏輯器件FPGA的最新一代集成設(shè)計(jì)環(huán)境QuartusⅡ進(jìn)行系統(tǒng)仿真的仿真結(jié)果。
- 關(guān)鍵字: 四相移鍵控 VHDL 調(diào)制解調(diào)模型
vhdl-ams介紹
即IEEE 1076.1標(biāo)準(zhǔn)。
VHDL-AMS是VHDL的一個(gè)分支,它支持模擬、數(shù)字、數(shù)模混合電路系統(tǒng)的建模與仿真。
http://www.eda.org/vhdl-ams/
Verilog-AMS與之類(lèi)似。支持模擬、數(shù)字、數(shù)?;旌想娐废到y(tǒng)的建模與仿真。
http://www.eda.org/verilog-ams/
The VHDL-AMS language [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473