新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的QPSK調(diào)制解調(diào)的系統(tǒng)仿真

基于FPGA的QPSK調(diào)制解調(diào)的系統(tǒng)仿真

作者: 時間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

本文針對傳統(tǒng)的(QPSK)的調(diào)制解調(diào)方式提出一種基于高速硬件描述語言()的數(shù)字式QPSK。這種新模型便于在目標(biāo)芯片F(xiàn)PGA/CPLD上實(shí)現(xiàn)QPSK調(diào)制解調(diào)功能。文中介紹了QPSK調(diào)制解調(diào)的原理,并基于FPGA實(shí)現(xiàn)了QPSK調(diào)制解調(diào)電路。并給出了可編程邏輯器件FPGA的最新一代集成設(shè)計(jì)環(huán)境QuartusⅡ進(jìn)行系統(tǒng)仿真的仿真結(jié)果。

基于FPGA的QPSK調(diào)制解調(diào)的系統(tǒng)仿真.pdf

本文引用地址:http://2s4d.com/article/201706/349157.htm


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉