新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA的ATM采集卡的設(shè)計與實現(xiàn)

基于FPGA的ATM采集卡的設(shè)計與實現(xiàn)

作者: 時間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

4口155M(asynchronous transfer mode,)業(yè)務(wù)采集卡實現(xiàn)對4個155 M overSDH/SONET接口的數(shù)據(jù)采集,基于大容量(field programmable gate array)實現(xiàn)AAL2/AAL5的線速信元重組,重組后生成的AAL2SSSAR-SDU/AAL5 CPCS-SDU加上時間戳、通道標(biāo)識后,封裝成以太網(wǎng)報文,通過采集輸出口輸出給信令協(xié)議分析服務(wù)器,可實現(xiàn)對Iu-CS、Iu-PS接口的信令監(jiān)測,同時支持cell mode的采集應(yīng)用.

基于的ATM采集卡的設(shè)計與實現(xiàn).pdf

本文引用地址:http://2s4d.com/article/201706/349156.htm


關(guān)鍵詞: ATM 異步傳送模式 FPGA

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉