首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> verilog

Verilog HDL基礎(chǔ)教程之:實(shí)例5 交通燈控制器

  • 實(shí)例的內(nèi)容及目標(biāo) 1.實(shí)例的主要訓(xùn)練內(nèi)容本實(shí)例通過(guò)Verilog HDL語(yǔ)言設(shè)計(jì)一個(gè)簡(jiǎn)易的交通等控制器,實(shí)現(xiàn)一個(gè)具有兩個(gè)方向、共8個(gè)燈并具有時(shí)間倒計(jì)時(shí)功能的交通燈功能。2.實(shí)例目標(biāo)通過(guò)本實(shí)例,讀者應(yīng)達(dá)到下面的目標(biāo)。掌握
  • 關(guān)鍵字: Verilog  HDL  基礎(chǔ)教程  實(shí)例    

Verilog HDL基礎(chǔ)j教程之:程序基本結(jié)構(gòu)

  • Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計(jì)的語(yǔ)言。用Verilog HDL描述的電路設(shè)計(jì)就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語(yǔ)言,也是一種結(jié)構(gòu)描述的語(yǔ)言。也就是說(shuō),既可以用電路的功能描述,也可
  • 關(guān)鍵字: Verilog  HDL  基礎(chǔ)  程序    

Verilog HDL基礎(chǔ)教程之:實(shí)例4 PS/2接口控制

  • 實(shí)例的內(nèi)容及目標(biāo)1.實(shí)例的主要內(nèi)容本實(shí)例通過(guò)Verilog編程實(shí)現(xiàn)在紅色颶風(fēng)II代Xilinx開(kāi)發(fā)板上面實(shí)現(xiàn)對(duì)鍵盤(pán)、LCD、RS-232等接口或者器件進(jìn)行控制,將有鍵盤(pán)輸入的數(shù)據(jù)在LCD上面顯示出來(lái),或者通過(guò)RS-232在PC機(jī)上的超級(jí)
  • 關(guān)鍵字: Verilog  HDL  PS  基礎(chǔ)教程    

Verilog HDL基礎(chǔ)教程之:組合邏輯電路的實(shí)現(xiàn)

  • 數(shù)字邏輯電路分為兩種,分別是組合邏輯與時(shí)序邏輯。(1)組合邏輯:輸出只是當(dāng)前輸入邏輯電平的函數(shù)(有延時(shí)),與電路的原始狀態(tài)無(wú)關(guān)的邏輯電路。也就是說(shuō),當(dāng)輸入信號(hào)中的任何一個(gè)發(fā)生變化時(shí),輸出都有可能會(huì)根據(jù)其變化
  • 關(guān)鍵字: Verilog  HDL  基礎(chǔ)教程  組合邏輯電路    

Verilog HDL與C語(yǔ)言的區(qū)別與聯(lián)系詳解

  • 數(shù)字電路設(shè)計(jì)工程師一般都學(xué)習(xí)過(guò)編程語(yǔ)言、數(shù)字邏輯基礎(chǔ)、各種EDA軟件工具的使用。就編程語(yǔ)言而言,國(guó)內(nèi)外大多數(shù)學(xué)校都以C語(yǔ)言為標(biāo)準(zhǔn),只有少部分學(xué)校使用Pascal 和Fortran。算法的描述和驗(yàn)證常用C語(yǔ)言來(lái)做。例如要
  • 關(guān)鍵字: Verilog  HDL  C語(yǔ)言  詳解    

Verilog HDL獨(dú)家程序設(shè)計(jì)經(jīng)驗(yàn)分享

  • 對(duì)于Verilog HDL的初學(xué)者,經(jīng)常會(huì)對(duì)語(yǔ)法中的幾個(gè)容易混淆的地方產(chǎn)生困惑。下面列出幾個(gè)常見(jiàn)問(wèn)題和解決它們的小竅門(mén)。1.“=”和“=”的區(qū)分方法前面的內(nèi)容已經(jīng)從原理上解釋了阻塞(=)和非阻塞(=
  • 關(guān)鍵字: Verilog  HDL    程序設(shè)計(jì)    

Verilog HDL基礎(chǔ)教程之:程序基本結(jié)構(gòu)

  • Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計(jì)的語(yǔ)言。用Verilog HDL描述的電路設(shè)計(jì)就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語(yǔ)言,也是一種結(jié)構(gòu)描述的語(yǔ)言。也就是說(shuō),既可以用電路的功能描述,也可以
  • 關(guān)鍵字: Verilog  HDL  基礎(chǔ)教程  程序    

ISE入門(mén)三部曲

  • 本著方便后來(lái)人,不用那么苦逼的去看英文資料,可以更快的入門(mén),同時(shí)也為了這接近一年的時(shí)間天天寫(xiě)Verilog作結(jié),馬上就要去上一年課了,不用再寫(xiě)代碼,也不用再熬夜咯。為了方便闡述,以一個(gè)簡(jiǎn)單的8路選擇器作為例子。
  • 關(guān)鍵字: ISE  8路選擇器  Verilog  工程建立  入門(mén)  常見(jiàn)錯(cuò)誤  

FPGA設(shè)計(jì)經(jīng)驗(yàn)談

  • 從大學(xué)時(shí)代第一次接觸FPGA至今已有10多年的時(shí)間。至今記得當(dāng)初第一次在EDA實(shí)驗(yàn)平臺(tái)上完成數(shù)字秒表,搶答器,密碼鎖等實(shí)驗(yàn)時(shí),那個(gè)興奮勁。當(dāng)時(shí)由于沒(méi)有接觸到HDL硬件描述語(yǔ)言,設(shè)計(jì)都是在MAX+plus II原理圖環(huán)境下用74系列邏輯器件搭建起來(lái)的。
  • 關(guān)鍵字: FPGA  EDA  VHDL  Verilog  時(shí)鐘  IP核  

U盤(pán)SoC的設(shè)計(jì)與實(shí)現(xiàn)

  • 設(shè)計(jì)和實(shí)現(xiàn)了U盤(pán)SoC。本系統(tǒng)包括USB CORE和已驗(yàn)證過(guò)的CPU核、Nandflash、UDC_Control等模塊,模塊間通過(guò)總線進(jìn)行通信。其中USB CORE為本文設(shè)計(jì)的重點(diǎn),用Verilog HDL語(yǔ)言實(shí)現(xiàn),同時(shí)并為此設(shè)計(jì)搭建了功能完備的Modelsim仿真環(huán)境,進(jìn)行了仿真驗(yàn)證。
  • 關(guān)鍵字: U盤(pán)  片上系統(tǒng)  USB  Verilog HDL  

基于SATAII協(xié)議的CRC32并行算法的研究

  • 在介紹CRC校驗(yàn)原理和傳統(tǒng)CRC32串行比特算法的基礎(chǔ)上,由串行比特型算法推導(dǎo)出一種CRC32并行算法、并結(jié)合SATAⅡ協(xié)議的要求,完成了SATAⅡ主控制器設(shè)計(jì)中CRC生成與校驗(yàn)?zāi)K的設(shè)計(jì)。最后通過(guò)在ISE平臺(tái)上編寫(xiě)Verilog硬件描述語(yǔ)言,對(duì)SATA協(xié)議中幀結(jié)構(gòu)數(shù)據(jù)進(jìn)行仿真,驗(yàn)證該CRC32并行算法能夠滿足SATA接口實(shí)時(shí)處理的要求。
  • 關(guān)鍵字: CRC32  并行算法  SATA  Verilog  

Verilog HDL語(yǔ)言在FPGA/CPLD開(kāi)發(fā)中的應(yīng)用

  • 1 引言近30年來(lái),由于微電子學(xué)和計(jì)算機(jī)科學(xué)的迅速發(fā)展,給EDA(電子設(shè)計(jì)自動(dòng)化)行業(yè)帶來(lái)了巨大的變化。特別是進(jìn)入20世紀(jì)90年代后,電子系統(tǒng)已經(jīng)從電路板級(jí)系統(tǒng)集成發(fā)展成為包括ASIC、FPGA和嵌入系統(tǒng)的多種模式??梢哉f(shuō)
  • 關(guān)鍵字: Verilog  FPGA  CPLD  HDL    

Verilog按鍵消抖的理解

  • 按鍵在按下時(shí)會(huì)產(chǎn)生抖動(dòng),釋放時(shí)也會(huì)產(chǎn)生抖動(dòng),所以在設(shè)計(jì)鍵盤(pán)掃描程序時(shí)必須考慮按鍵的消抖,我們一般只考慮按下 ...
  • 關(guān)鍵字: Verilog  按鍵消抖  延時(shí)  

Verilog代碼命名六大黃金規(guī)則

  • Verilog代碼命名六大黃金規(guī)則,關(guān)于Verilog代碼中命名的六大黃金規(guī)則?! ?. 系統(tǒng)級(jí)信號(hào)的命名?! ∠到y(tǒng)級(jí)信號(hào)指復(fù)位信號(hào),置位信號(hào),時(shí)鐘信號(hào)等需要輸送到各個(gè)模塊的全局信號(hào);系統(tǒng)信號(hào)以字符串Sys開(kāi)頭?! ?. 低電平有效的信號(hào)后一律加下劃線
  • 關(guān)鍵字: 黃金  規(guī)則  六大  命名  代碼  Verilog  

基于串口通訊的Verilog設(shè)計(jì)

  • 1 串口通信基本特點(diǎn)隨著多微機(jī)系統(tǒng)的應(yīng)用和微機(jī)網(wǎng)絡(luò)的發(fā)展,通信功能越來(lái)越顯得重要。串行通信是在一根傳輸線上一位一位地傳送信息.這根線既作數(shù)據(jù)線又作聯(lián)絡(luò)線。串行通信作為一種主要的通信方式,由于所用的傳輸線少
  • 關(guān)鍵字: Verilog  串口通訊    
共181條 8/13 |‹ « 4 5 6 7 8 9 10 11 12 13 »

verilog 介紹

Verilog HDL是目前應(yīng)用最為廣泛的硬件描述語(yǔ)言.Verilog HDL可以用來(lái)進(jìn)行各種層次的邏輯設(shè)計(jì),也可以進(jìn)行數(shù)字系統(tǒng)的邏輯綜合,仿真驗(yàn)證和時(shí)序分析等。   Verilog HDL適合算法級(jí),寄存器級(jí),邏輯級(jí),門(mén)級(jí)和版圖級(jí)等各個(gè)層次的設(shè)計(jì)和描述.   Verilog HDL進(jìn)行設(shè)計(jì)最大的優(yōu)點(diǎn)是其工藝無(wú)關(guān)性.這使得工程師在功能設(shè)計(jì),邏輯驗(yàn)證階段可以不必過(guò)多考慮門(mén)級(jí)及工藝實(shí)現(xiàn)的具體細(xì)節(jié), [ 查看詳細(xì) ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473