首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> mcu-fpga

QNX推出全新車(chē)載語(yǔ)音識(shí)別架構(gòu),“善解人意”領(lǐng)會(huì)駕駛者意圖

基于DSP和FPGA構(gòu)成多普勒測(cè)量系統(tǒng)

  • 基于DSP和FPGA構(gòu)成多普勒測(cè)量系統(tǒng),隨著FPGA性能和容量的改進(jìn),使用FPGA執(zhí)行DSP功能的做法變得越來(lái)越普遍。在許多情況下,同一應(yīng)用中同時(shí)使用處理器和FPGA,采用協(xié)處理架構(gòu),讓FPGA執(zhí)行預(yù)處理或后處理操作,以加快處理速度。本文說(shuō)明如何將FPGA和與固定
  • 關(guān)鍵字: 測(cè)量  系統(tǒng)  多普勒  構(gòu)成  DSP  FPGA  基于  

奧迪CES展會(huì)技術(shù)展示系列(1)

奔馳新E級(jí)/S級(jí)新警示系統(tǒng) 預(yù)防意外發(fā)生

車(chē)載智能多媒體領(lǐng)銜 談CES展的汽車(chē)技術(shù)

一種頻率穩(wěn)定的低功耗振蕩器電路設(shè)計(jì)

  • 對(duì)于大多數(shù)SoC(SystemonaChip)設(shè)計(jì)而言,時(shí)鐘發(fā)生器模塊是必不可少的組成部分。提供時(shí)鐘參考源一般有兩種方...
  • 關(guān)鍵字: 低功耗  振蕩器  MCU  

基于FPGA和DSP的微振動(dòng)傳感器信號(hào)采集系統(tǒng)設(shè)計(jì)

  • 摘要:為實(shí)現(xiàn)對(duì)雙M—Z型光纖微振動(dòng)傳感器的振動(dòng)信號(hào)進(jìn)行實(shí)時(shí)檢測(cè)和處理,提出一種基于FPGA和DSP的數(shù)據(jù)采集和實(shí)時(shí)處理系統(tǒng)。通過(guò)描述系統(tǒng)的硬件設(shè)計(jì)原理和寄存器配置,以及軟件框架和流程,介紹了系統(tǒng)的設(shè)計(jì)和實(shí)
  • 關(guān)鍵字: FPGA  DSP  振動(dòng)傳感器  信號(hào)采集    

車(chē)載DVR能否開(kāi)啟存儲(chǔ)監(jiān)控新概念

利用CPLD實(shí)現(xiàn)FPGA的快速加載

  • 基于SRAM的FPGA由于其可編程、可升級(jí)的特性,被廣泛應(yīng)用于現(xiàn)代通信系統(tǒng)中。由于其易失性,每次上電后都需要重新對(duì)FPGA進(jìn)行加載。隨著通信系統(tǒng)復(fù)雜度的提高,F(xiàn)PGA配置文件越來(lái)越大,加載時(shí)間越來(lái)越長(zhǎng),嚴(yán)重影響系統(tǒng)的啟動(dòng)時(shí)同。為了提高FPGA的加載效率,在此提出一種通過(guò)CPLD進(jìn)行FPGA串行加載的方案。通過(guò)驗(yàn)證,該方法既能能提高FPGA加載效率,又能節(jié)省CPU和FPGA的GIPO管腳,降低系統(tǒng)啟動(dòng)時(shí)間,非常適用于現(xiàn)代復(fù)雜通信系統(tǒng)。
  • 關(guān)鍵字: CPLD  FPGA    

圖表生成工具將實(shí)現(xiàn)汽車(chē)電氣設(shè)計(jì)流程的現(xiàn)代化

面向異步視頻的嵌入式圖像處理系統(tǒng)設(shè)計(jì)

  • 面向異步視頻的嵌入式圖像處理系統(tǒng)設(shè)計(jì),摘要:在此設(shè)計(jì)出一種基于DSP+FPGA技術(shù)的面向異步視頻的嵌入式圖像處理系統(tǒng),以一種靈活的架構(gòu)避免了幀間不同步方法對(duì)雙口RAM顯存的需求,既能夠保證圖像輸出質(zhì)量,又有利于提升圖像處理的性能指標(biāo)。系統(tǒng)以FPGA為核心
  • 關(guān)鍵字: 異步視頻  圖像處理  嵌入式系統(tǒng)  FPGA  幀存切換  

基于FPGA的SRAM自測(cè)試研究

  • 引言

      SRAM有高速和不用刷新等優(yōu)點(diǎn),被廣泛用于高性能的計(jì)算機(jī)系統(tǒng)。由于半導(dǎo)體工藝技術(shù)的提高以及存儲(chǔ)系統(tǒng)多方面的需要,存儲(chǔ)器件日益向高速、高集成方向發(fā)展,在使系統(tǒng)功能強(qiáng)大的同時(shí),也增加了系統(tǒng)的復(fù)雜性
  • 關(guān)鍵字: FPGA  SRAM  自測(cè)試    

采用FPGA實(shí)現(xiàn)廣播視頻基礎(chǔ)系統(tǒng)的設(shè)計(jì)要點(diǎn)

  • HDTV視頻內(nèi)容創(chuàng)作的繁榮以及在帶寬受限的廣播信道環(huán)境中傳送這些視頻內(nèi)容的方法,不斷催生新的視頻壓縮標(biāo)準(zhǔn)和...
  • 關(guān)鍵字: FPGA  廣播視頻  HDTV  

基于SoPC的狀態(tài)監(jiān)測(cè)裝置的嵌入式軟硬件協(xié)同設(shè)計(jì)

  • 基于SoPC的狀態(tài)監(jiān)測(cè)裝置的嵌入式軟硬件協(xié)同設(shè)計(jì),摘要:首先介紹了軟硬件協(xié)同設(shè)計(jì)方法的發(fā)展過(guò)程和狀態(tài)監(jiān)測(cè)裝置開(kāi)發(fā)的背景資料,然后利用該方法設(shè)計(jì)了一款新型的高性能狀態(tài)監(jiān)測(cè)裝置,并分別從硬件和軟件2個(gè)角度對(duì)設(shè)計(jì)方法進(jìn)行了深入說(shuō)明。該裝置已成功集成于水電機(jī)組
  • 關(guān)鍵字: 軟硬件協(xié)同  SoPC  狀態(tài)監(jiān)測(cè)  Linux  FPGA  PLC  

高通開(kāi)發(fā)配備異物檢測(cè)功能的EV無(wú)線供電技術(shù)

共9970條 313/665 |‹ « 311 312 313 314 315 316 317 318 319 320 » ›|

mcu-fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473